ZHCSR20 November   2023 TPS6522005-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  系统控制阈值
    6. 5.6  BUCK1 转换器
    7. 5.7  BUCK2、BUCK3 转换器
    8. 5.8  通用 LDO(LDO1、LDO2)
    9. 5.9  通用 LDO(LDO3、LDO4)
    10. 5.10 GPIO 和多功能引脚(EN/PB/VSENSE、nRSTOUT、nINT、GPO1、GPO2、GPIO、MODE/RESET、MODE/STBY、VSEL_SD/VSEL_DDR)
    11. 5.11 电压和温度监测器
    12. 5.12 I2C 接口
    13. 5.13 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  上电时序
      2. 6.3.2  断电时序
      3. 6.3.3  按钮和使能输入 (EN/PB/VSENSE)
      4. 6.3.4  复位到 SoC (nRSTOUT)
      5. 6.3.5  降压转换器(Buck1、Buck2 和 Buck3)
        1. 6.3.5.1 双随机展频 (DRSS)
      6. 6.3.6  线性稳压器(LDO1 至 LDO4)
      7. 6.3.7  中断引脚 (nINT)
      8. 6.3.8  PWM/PFM 和低功耗模式 (MODE/STBY)
      9. 6.3.9  PWM/PFM 和复位 (MODE/RESET)
      10. 6.3.10 电压选择引脚 (VSEL_SD/VSEL_DDR)
      11. 6.3.11 通用输入或输出(GPO1、GPO2 和 GPIO)
      12. 6.3.12 与 I2C 兼容的接口
        1. 6.3.12.1 数据有效性
        2. 6.3.12.2 启动和停止条件
        3. 6.3.12.3 传输数据
    4. 6.4 器件功能模式
      1. 6.4.1 运行模式
        1. 6.4.1.1 OFF 状态
        2. 6.4.1.2 INITIALIZE 状态
        3. 6.4.1.3 活动状态
        4. 6.4.1.4 STBY 状态
        5. 6.4.1.5 故障处理
    5. 6.5 多 PMIC 运行
    6. 6.6 NVM 编程
      1. 6.6.1 TPS6522005-EP 默认 NVM 设置
      2. 6.6.2 初始化状态下的 NVM 编程
      3. 6.6.3 运行状态下的 NVM 编程
    7. 6.7 用户寄存器
    8. 6.8 器件寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 典型应用示例
      2. 7.2.2 设计要求
      3. 7.2.3 详细设计过程
        1. 7.2.3.1 Buck1、Buck2、Buck3 设计过程
        2. 7.2.3.2 LDO1、LDO2 设计过程
        3. 7.2.3.3 LDO3、LDO4 设计过程
        4. 7.2.3.4 VSYS、VDD1P8
        5. 7.2.3.5 数字信号设计过程
      4. 7.2.4 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

传输数据

放置在 SDA 线上的每个字节必须具有 8 位的长度,首先传输最高有效位 (MSB)。每个数据字节必须后跟一个确认位。控制器器件生成与确认相关的时钟脉冲。控制器器件会在确认时钟脉冲期间释放 SDA 线(高电平)。该器件在第 9 个时钟脉冲期间将 SDA 线拉低,表示确认。该器件在收到每个字节后生成确认。

每个字节后确认 的规则有一个例外。当控制器器件是接收器时,它必须通过不确认(否定确认)从目标器件输出的最后一个字节来向发送器指示数据结束。此否定确认 仍包含确认时钟脉冲(由控制器器件产生),但未下拉 SDA 线。

在启动条件之后,总线控制器器件会发送一个芯片地址。该地址具有 7 位的长度,后跟第 8 位,即数据方向位(读取或写入)。对于该第 8 位,0 表示写入,1 表示读取。第 2 个字节选择要向其中写入数据的寄存器。第 3 个字节包含要写入到所选寄存器中的数据。图 6-8 显示了器件地址 110000-Bin = 60Hex 的示例位格式。

GUID-20220113-SS0I-R7CM-XC5S-8D0FH5LZ2H25-low.svg图 6-8 示例器件地址
GUID-AD2BC39D-4360-424C-BD48-53D67BD95B50-low.svg图 6-9 不带 CRC 的 I2C 写入周期
GUID-62C44345-68BD-459A-A8C0-B86254F588EA-low.svg
要实现读取功能,必须在读取功能之前实现写入功能,如上所示。
图 6-10 不带 CRC 的 I2C 读取周期