ZHCSPM5 December   2023 TAC5242

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求:TDM、I2S 或 LJ 接口
    7. 6.7 开关特性:TDM、I2S 或 LJ 接口
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 硬件控制
      2. 8.3.2 音频串行接口
        1. 8.3.2.1 时分多路复用 (TDM) 音频接口
        2. 8.3.2.2 IC 间音频 (I2S) 接口
      3. 8.3.3 锁相环 (PLL) 和时钟生成
      4. 8.3.4 模拟输入输出配置
      5. 8.3.5 基准电压
      6. 8.3.6 ADC 信号链
        1. 8.3.6.1 数字高通滤波器
        2. 8.3.6.2 可配置数字抽取滤波器
          1. 8.3.6.2.1 线性相位滤波器
            1. 8.3.6.2.1.1 采样速率:16kHz 或 14.7kHz
            2. 8.3.6.2.1.2 采样速率:24kHz 或 22.05kHz
            3. 8.3.6.2.1.3 采样速率:32kHz 或 29.4kHz
            4. 8.3.6.2.1.4 采样速率:48kHz 或 44.1kHz
            5. 8.3.6.2.1.5 采样速率:96kHz 或 88.2kHz
      7. 8.3.7 DAC 信号链
        1. 8.3.7.1 可配置数字内插滤波器
          1. 8.3.7.1.1 线性相位滤波器
            1. 8.3.7.1.1.1 采样速率:16kHz 或 14.7kHz
            2. 8.3.7.1.1.2 采样速率:24kHz 或 22.05kHz
            3. 8.3.7.1.1.3 采样速率:32kHz 或 29.4kHz
            4. 8.3.7.1.1.4 采样速率:48kHz 或 44.1kHz
            5. 8.3.7.1.1.5 采样速率:96kHz 或 88.2kHz
            6. 8.3.7.1.1.6 采样速率:384kHz 或 352.8kHz
    4. 8.4 器件功能模式
      1. 8.4.1 工作模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 应用
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
  11. 10电源相关建议
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

音频串行接口

数字音频数据通过数字音频串行接口 (ASI) 或音频总线,在主机处理器和 TAC5242 之间流动。这个高度灵活的 ASI 总线包括用于多通道运行的 TDM 模式、I2S 和 LJF 支持,以及总线时钟线路的引脚可选控制器-目标可配置性。

该器件使用硬件引脚 MD0 来支持音频总线控制器或目标工作模式。在目标模式下,FSYNC 和 BCLK 用作输入引脚,而在控制器模式下,FSYNC 和 BCLK 用作器件生成的输出引脚。表 8-1 显示了使用 MD0 引脚的主模式和从模式选择。

表 8-1 控制器和目标模式选择
MD0 控制器和目标选择
接地短路 目标 I2S 模式
通过 4.7kΩ 接地短路 目标 TDM 模式
短接至 AVDD 控制器 I2S 模式
通过 4.7kΩ 短接至 AVDD 控制器 TDM 模式
通过 22kΩ 短接至 AVDD 目标 LJ 模式

在目标工作模式下,可通过 MD1 和 MD2 引脚选择 TAC5242 中音频串行接口 (ASI) 的字长。在控制器模式下,支持 32 位的固定字长。在 32 位字长的目标模式下,TAC5242 还支持 1.8V AVDD 工作电压。表 8-2 显示用于设置字长和 AVDD 电源电压的配置表

表 8-2 字长和电源模式选择
MD1 MD2 控制器和目标选择
字长=32

AVDD=3.3V

字长=32

AVDD=1.8V

字长=24

AVDD=3.3V

字长=16

AVDD=3.3V

TAC5242 为目标 TDM 工作模式提供时隙配置。在目标 TDM 模式下配置 MD0 时,可通过 MD3 引脚进行选择。对于其他工作模式下的 MD3 选项,请参阅数字高通滤波器表 8-3 显示了在基于 MD3 引脚的目标 TDM 工作模式下选择时隙。

表 8-3 目标模式的 TDM 时隙选择
MD3 ADC 时隙 DAC 时隙
时隙 0 和 1 的 ADC 数据 时隙 0 和 1 的 DAC 数据
时隙 2 和 3 的 ADC 数据 时隙 2 和 3 的 DAC 数据