TIDA-01028
Referenzdesign für analoges Frontend mit 12,8 GSPS für Highspeed-Oszilloskope und Digitalisierer mit
TIDA-01028
Überblick
Dieses Referenzdesign zeigt ein praktisches Beispiel von verschachtelten Analog/Digital-Wandlern (ADCs) zur HF-Abtastung, um eine Abtastrate von 12,8 GSPS zu erreichen. Dazu werden zwei ADCs zur HF-Abtastung zeitverschachtelt. Die Verschachtelung erfordert eine Phasenverschiebung zwischen den ADCs, die dieses Referenzdesign mit der Funktion zur Einstellung der rauschlosen Öffnungsverzögerung (tAD Adjust) des ADC12DJ3200 erreicht. Dieses Merkmal wird auch dazu verwendet, typische Abweichungen bei verschachtelten ADCs zu minimieren: zur Maximierung der SNR-, ENOB- und SFDR-Leistung. Dieses Referenzdesign enthält auch einen Taktbaum mit niedrigem Phasenrauschen und JESD204B-Unterstützung. Es wird mit dem Breitband-PLL LMX2594 und dem Synthesizer LMK04828 und Jitter-Cleaner implementiert.
Merkmale
- Abtastrate von bis zu 12,8 GSPS durch zeitverschachtelte 12-Bit-HF-Abtast-ADCs
- Unterstützung für analoge Frontends mit bis zu 6 GHz Bandbreite
- Feinabstimmung der Taktphase (19 fs Auflösung)
- Phasensynchronisierung mehrerer ADCs
- Referenzdesign für ergänzende Stromversorgung mit einem Wirkungsgrad von > 85 % bei 12-V-Eingang
- JESD204B unterstützt acht, 16 oder 32 JESD-Spuren und Datenraten von bis zu 12,8 Gbit/s pro Spur
Industrieanwendungen
Designdateien und Produkte
Designdateien
Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.
Überblick über Referenzdesigns und verifizierte Leistungstestdaten
Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten
Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern
Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten
Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine
Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte
Detailliertes Schaltplandiagramm für Design-Layout und Komponenten
Produkte
Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.
DS90LV028AQ-Q1 — LVDS-Doppel-Differenzleitungsempfänger für Automobilanwendungen
SN74LVC1G08 — UND-Gatter, 1 Kanal, 2 Eingänge 1,65 V bis 5,5 V, 32-mA-Treiberstärke
CSD15571Q2 — 20-V-, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 2 mm x 2 mm, 19,2 mOhm
ADC12DJ3200 — 12-Bit-, duale 3,2-GSPS- oder einfache 6,4-GSPS-Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung
SN74LVC2G53 — 5V, 2:1 (SPDT), 1-channel, analog switch
SN74AVC4T774 — Bus-Transceiver, 4 Bit, doppelte Stromversorgung mit konfigurierbarer Spannungspegelumsetzung und Au
DS90LT012AQ-Q1 — LVDS-Differenzialleitungsempfänger für die Automobilindustrie
SN74LVC1G125 — Einzelner 1,65-V- bis 5,5-V-Puffer mit Tri-State-Ausgängen
ADC12DJ5200RF — 12-Bit-RF-Sampling-ADC mit 5.2-Zweikanal-GSPS oder 10.4-Zweikanal-GSPS
Entwicklung starten
Technische Dokumentation
| Top-Dokumentation | Typ | Titel | Format-Optionen | Neueste englische Version herunterladen | Datum |
|---|---|---|---|---|---|
| * | Designleitfaden | 12.8-GSPS analog front end reference design for high-speed oscilloscope and wide | 05.03.2019 | ||
| Technischer Artikel | Step-by-step considerations for designing wide-bandwidth multichannel systems | PDF | HTML | 04.06.2019 | ||
| Whitepaper | Interleaving ADCs for Higher Sample Rates | 01.02.2005 | |||
| Anwendungshinweis | Defining Skew, Propagation-Delay, Phase Offset (Phase Error) | 28.11.2001 |
Verwandte Designressourcen
Referenzdesigns
Referenzdesign
Support und Schulungen
TI E2E™-Foren mit technischem Support von TI-Ingenieuren
Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.
Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.