전력 관리 게이트 드라이버 저압측 드라이버

UCC27512

활성

SON 패키지의 5V UVLO 및 분할 출력을 지원하는 4A/8A 싱글 채널 게이트 드라이버

제품 상세 정보

Number of channels 1 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 8 Input supply voltage (min) (V) 4.5 Input supply voltage (max) (V) 18 Features Hysteretic Logic Operating temperature range (°C) -40 to 140 Rise time (ns) 9 Fall time (ns) 7 Propagation delay time (µs) 0.013 Input threshold CMOS, TTL Channel input logic Inverting, Non-Inverting Input negative voltage (V) 0 Rating Catalog Undervoltage lockout (typ) (V) 4 Driver configuration Inverting, Non-Inverting
Number of channels 1 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 8 Input supply voltage (min) (V) 4.5 Input supply voltage (max) (V) 18 Features Hysteretic Logic Operating temperature range (°C) -40 to 140 Rise time (ns) 9 Fall time (ns) 7 Propagation delay time (µs) 0.013 Input threshold CMOS, TTL Channel input logic Inverting, Non-Inverting Input negative voltage (V) 0 Rating Catalog Undervoltage lockout (typ) (V) 4 Driver configuration Inverting, Non-Inverting
WSON (DRS) 6 9 mm² 3 x 3
  • Low-Cost Gate-Driver Device Offering Superior
    Replacement of NPN and PNP Discrete Solutions
  • 4-A Peak Source and 8-A Peak Sink Asymmetrical
    Drive
  • Strong Sink Current Offers Enhanced Immunity
    Against Miller Turnon
  • Split Output Configuration (Allows Easy and
    Independent Adjustment of Turnon and Turnoff
    Speeds) in the UCC27511 Saves 1 Diode
  • Fast Propagation Delays (13-ns Typical)
  • Fast Rise and Fall Times (9-ns and 7-ns Typical)
  • 4.5-V to 18-V Single Supply Range
  • Outputs Held Low During VDD UVLO (Ensures
    Glitch-Free Operation at Power Up and Power
    Down)
  • TTL and CMOS Compatible Input-Logic Threshold
    (Independent of Supply Voltage)
  • Hysteretic-Logic Thresholds for High-Noise
    Immunity
  • Dual-Input Design (Choice of an Inverting
    (IN– Pin) or Noninverting (IN+ Pin)
    Driver Configuration)
    • Unused Input Pin can be Used for Enable or
      Disable Function
  • Output Held Low When Input Pins Are Floating
  • Input Pin Absolute Maximum Voltage Levels Not
    Restricted by VDD Pin Bias Supply Voltage
  • Operating Temperature Range of –40°C
    to 140°C
  • 6-Pin DBV (SOT-23) and 6-Pin DRS (3-mm ×
    3-mm WSON With Exposed Thermal Pad) Package
    Options
  • Low-Cost Gate-Driver Device Offering Superior
    Replacement of NPN and PNP Discrete Solutions
  • 4-A Peak Source and 8-A Peak Sink Asymmetrical
    Drive
  • Strong Sink Current Offers Enhanced Immunity
    Against Miller Turnon
  • Split Output Configuration (Allows Easy and
    Independent Adjustment of Turnon and Turnoff
    Speeds) in the UCC27511 Saves 1 Diode
  • Fast Propagation Delays (13-ns Typical)
  • Fast Rise and Fall Times (9-ns and 7-ns Typical)
  • 4.5-V to 18-V Single Supply Range
  • Outputs Held Low During VDD UVLO (Ensures
    Glitch-Free Operation at Power Up and Power
    Down)
  • TTL and CMOS Compatible Input-Logic Threshold
    (Independent of Supply Voltage)
  • Hysteretic-Logic Thresholds for High-Noise
    Immunity
  • Dual-Input Design (Choice of an Inverting
    (IN– Pin) or Noninverting (IN+ Pin)
    Driver Configuration)
    • Unused Input Pin can be Used for Enable or
      Disable Function
  • Output Held Low When Input Pins Are Floating
  • Input Pin Absolute Maximum Voltage Levels Not
    Restricted by VDD Pin Bias Supply Voltage
  • Operating Temperature Range of –40°C
    to 140°C
  • 6-Pin DBV (SOT-23) and 6-Pin DRS (3-mm ×
    3-mm WSON With Exposed Thermal Pad) Package
    Options

The UCC27511 and UCC27512 single-channel, high-speed, low-side gate-driver device can effectively drive MOSFET and IGBT power switches. Using a design that inherently minimizes shoot-through current, UCC27511 and UCC27512 are capable of sourcing and sinking high peak-current pulses into capacitive loads offering rail-to-rail drive capability and extremely small propagation delay, typically 13 ns.

UCC27511 features a dual-input design which offers flexibility of implementing both inverting (IN– pin) and noninverting (IN+ pin) configuration with the same device. Either IN+ or IN– pin can be used to control the state of the driver output. The unused input pin can be used for enable and disable functions. For safety purpose, internal pullup and pulldown resistors on the input pins ensure that outputs are held low when input pins are in floating condition. Hence the unused input pin is not left floating and must be properly biased to ensure that driver output is in enabled for normal operation.

The input pin threshold of the UCC27511 device is based on TTL and CMOS-compatible low-voltage logic which is fixed and independent of the VDD supply voltage. Wide hysteresis between the high and low thresholds offers excellent noise immunity.

The UCC27511 and UCC27512 provides 4-A source, 8-A sink (asymmetrical drive) peak-drive current capability. Strong sink capability in asymmetrical drive boosts immunity against parasitic, Miller turnon effect. The UCC27511 device also features a unique split output configuration where the gate-drive current is sourced through OUTH pin and sunk through OUTL pin. This unique pin arrangement allows the user to apply independent turnon and turnoff resistors to the OUTH and OUTL pins respectively and easily control the switching slew rates.

UCC27511 and UCC27512 are designed to operate over a wide VDD range of 4.5 to 18 V and wide temperature range of –40°C to 140°C. Internal Undervoltage Lockout (UVLO) circuitry on VDD pin holds output low outside VDD operating range. The capability to operate at low voltage levels such as below 5 V, along with best-in-class switching characteristics, is especially suited for driving emerging wide band-gap power-switching devices such as GaN power-semiconductor devices.

The UCC27511 and UCC27512 single-channel, high-speed, low-side gate-driver device can effectively drive MOSFET and IGBT power switches. Using a design that inherently minimizes shoot-through current, UCC27511 and UCC27512 are capable of sourcing and sinking high peak-current pulses into capacitive loads offering rail-to-rail drive capability and extremely small propagation delay, typically 13 ns.

UCC27511 features a dual-input design which offers flexibility of implementing both inverting (IN– pin) and noninverting (IN+ pin) configuration with the same device. Either IN+ or IN– pin can be used to control the state of the driver output. The unused input pin can be used for enable and disable functions. For safety purpose, internal pullup and pulldown resistors on the input pins ensure that outputs are held low when input pins are in floating condition. Hence the unused input pin is not left floating and must be properly biased to ensure that driver output is in enabled for normal operation.

The input pin threshold of the UCC27511 device is based on TTL and CMOS-compatible low-voltage logic which is fixed and independent of the VDD supply voltage. Wide hysteresis between the high and low thresholds offers excellent noise immunity.

The UCC27511 and UCC27512 provides 4-A source, 8-A sink (asymmetrical drive) peak-drive current capability. Strong sink capability in asymmetrical drive boosts immunity against parasitic, Miller turnon effect. The UCC27511 device also features a unique split output configuration where the gate-drive current is sourced through OUTH pin and sunk through OUTL pin. This unique pin arrangement allows the user to apply independent turnon and turnoff resistors to the OUTH and OUTL pins respectively and easily control the switching slew rates.

UCC27511 and UCC27512 are designed to operate over a wide VDD range of 4.5 to 18 V and wide temperature range of –40°C to 140°C. Internal Undervoltage Lockout (UVLO) circuitry on VDD pin holds output low outside VDD operating range. The capability to operate at low voltage levels such as below 5 V, along with best-in-class switching characteristics, is especially suited for driving emerging wide band-gap power-switching devices such as GaN power-semiconductor devices.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
UCC27614 활성 30V VDD, 10A/10A single-channel low-side driver with 4V UVLO and low propagation delay Non-inverting single-channel driver with Increased VDD and Current rating

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
11개 모두 보기
유형 직함 날짜
* Data sheet UCC2751x Single-Channel, High-Speed, Low-Side Gate Driver (With 4-A Peak Source and 8-A Peak Sink) datasheet (Rev. F) PDF | HTML 2013/12/09
Application note Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs PDF | HTML 2024/01/22
Application note Using a Single-Output Gate-Driver for High-Side or Low-Side Drive (Rev. B) PDF | HTML 2023/09/08
Application note Benefits of a Compact, Powerful, and Robust Low-Side Gate Driver PDF | HTML 2021/11/10
Application brief External Gate Resistor Selection Guide (Rev. A) 2020/02/28
Application brief Understanding Peak IOH and IOL Currents (Rev. A) 2020/02/28
Application brief How to overcome negative voltage transients on low-side gate drivers' inputs 2019/01/18
More literature Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) 2018/10/29
Application brief Enable Function with Unused Differential Input 2018/07/11
Selection guide Power Management Guide 2018 (Rev. R) 2018/06/25
Application brief Low-Side Gate Drivers With UVLO Versus BJT Totem-Pole 2018/03/16

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

UCC27512 PSpice Transient Model (Rev. B)

SLUM316B.ZIP (50 KB) - PSpice Model
시뮬레이션 모델

UCC27512 TINA-TI Transient Model

SLUM442.ZIP (9 KB) - TINA-TI Spice Model
시뮬레이션 모델

UCC27512 TINA-TI Transient Reference Design

SLUM441.TSC (74 KB) - TINA-TI Reference Design
시뮬레이션 모델

UCC27512 Unencrypted PSpice Transient Model

SLUM489.ZIP (2 KB) - PSpice Model
계산 툴

SLURB27 UCC27511 and UCC27512 Schematic Review Template

Design reference and reference for the UCC27511 and the UCC27512 to assist in system design.
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
저압측 드라이버
UCC27511 4A/8A 싱글 채널 게이트 드라이버(5V UVLO, 분할 출력 및 13ns 전파 지연) UCC27512 SON 패키지의 5V UVLO 및 분할 출력을 지원하는 4A/8A 싱글 채널 게이트 드라이버 UCC27511A 5V UVLO, 분할 출력, 5V IN 처리를 지원하는 4A/8A 단일 채널 게이트 드라이버 UCC27511A-Q1 Automotive 20V VDD, 4A/8A single-channel driver with 5V UVLO and split outputs
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
레퍼런스 디자인

PMP22089 — GaN 기술을 지원하는 하프 브리지 부하 지점 컨버터 레퍼런스 설계

이 레퍼런스 설계에서는 입력 범위를 줄이기 위해 온 보드 변압기 권선 비율을 5:1에서 3:1로 조정합니다. 이 보드는 24V~32V의 입력 전압과 최대 40A의 출력 전류에서 0.5V~1.0V 사이의 출력 전압을 지원합니다. 이 토폴로지는 높은 스텝다운 비율을 효율적으로 지원하며 뛰어난 출력 전류 및 제어 기능을 제공합니다. 기존 EVM은 LMG5200 GaN 하프 브리지 전력계와 TPS53632G 하프 브리지 PoL(Point-of-load) 컨트롤러를 평가하도록 설계되었습니다. 이 보드는 전류 더블러 정류기가 있는 단일 (...)
Test report: PDF
회로도: PDF
레퍼런스 디자인

PMP4497 — LMG5200 48V~1V/40A 단일 스테이지 컨버터 레퍼런스 디자인

PMP4497은 FPGA, ASIC 애플리케이션과 같은 Vcore를 위한 GaN 기반 레퍼런스 설계 솔루션입니다. 높은 집적도와 낮은 스위칭 손실을 갖춘 GaN 모듈 LMG5200은 기존의 2단계 솔루션을 대체하는 48V에서 1.0V로의 고효율 단일 단계 변환을 가능하게 합니다. 이 설계는 2단계 솔루션과 비교했을 때 GaN 성능과 시스템 이점을 보여줍니다.  저비용 ER18 평면 PCB 변압기가 보드에 내장되어 있습니다. 이 설계는 소형 폼 팩터(45mm X 26mm X 11mm)로 설계되었습니다. 주파수와 부품을 (...)
Test report: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
WSON (DRS) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상