返回页首

产品详细信息

参数

Output options Adjustable Output Iout (Max) (A) 0.5 Vin (Max) (V) 5.5 Vin (Min) (V) 0.8 Vout (Max) (V) 3.6 Vout (Min) (V) 0.8 Noise (uVrms) 20 Iq (Typ) (mA) 1 Thermal resistance θJA (°C/W) 42 Approx. price (US$) 0.70 | 1ku Load capacitance (Min) (µF) 2.2 Rating Catalog Regulated outputs (#) 1 Features Enable, Power Good, Soft Start Accuracy (%) 2 PSRR @ 100 KHz (dB) 27 Dropout voltage (Vdo) (Typ) (mV) 50 Operating temperature range (C) -40 to 125 open-in-new 查找其它 线性稳压器(LDO)

封装|引脚|尺寸

VSON (DRC) 10 9 mm² 3 x 3 VSON (DRC) 10 9 mm² 3.00 x 3.00 open-in-new 查找其它 线性稳压器(LDO)

特性

  • VOUT Range: 0.8 V to 3.6 V
  • Ultralow VIN Range: 0.8 V to 5.5 V
  • VBIAS Range 2.7 V to 5.5 V
  • Low Dropout: 50 mV Typically at 500 mA, VBIAS = 5 V
  • Power Good (PG) Output Allows Supply Monitoring or Provides a Sequencing Signal for Other Supplies
  • 2% Accuracy Over Line, Load, and Temperature
  • Programmable Soft-Start Provides Linear Voltage Start-Up
  • VBIAS Permits Low VIN Operation With Good Transient Response
  • Stable With Any Output Capacitor ≥ 2.2 μF
  • Available in a Small 3-mm × 3-mm × 1-mm 10-Pin Package
  • APPLICATIONS
    • FPGA Applications
    • DSP Core and I/O Voltages
    • Post-Regulation Applications
    • Applications With Special Start-Up Time or Sequencing Requirements
    • Hot-Swap and Inrush Controls
  • open-in-new 查找其它 线性稳压器(LDO)

    描述

    The TPS74701 low-dropout (LDO) linear regulator provides an easy-to-use, robust power management solution for a wide variety of applications. User-programmable soft-start minimizes stress on the input power source by reducing capacitive inrush current on start-up. The soft-start is monotonic and well-suited for powering many different types of processors and ASICs. The enable input and power good output allow easy sequencing with external regulators. This complete flexibility permits the user to configure a solution that meets the sequencing requirements of FPGAs, DSPs, and other applications with special start-up requirements.

    A precision reference and error amplifier deliver 2% accuracy over load, line, temperature, and process. The device is stable with any type of capacitor greater than or equal to 2.2 μF, and is fully specified from –40°C to 125°C. The TPS74701 is offered in a small 3-mm × 3-mm SON-10 package for compatibility with the TPS74801.

    For all available packages, see the orderable addendum at the end of the data sheet.
    open-in-new 查找其它 线性稳压器(LDO)
    下载
    您可能感兴趣的类似产品
    open-in-new 产品比较
    与相比较的设备类似但功能不等效:
    TPS745 正在供货 具有电源正常指示功能的可调节 500mA 低压降 (LDO) 稳压器 500-mA LDO regulator with lower IQ in a 2-mm by 2-mm package
    TPS7A11 正在供货 500-mA low-IQ ultra-low-dropout (LDO) (130 mV at 500 mA) linear regulator 500-mA, low-IQ, fixed-output LDO regulator that supports lower input/output voltages and provides ultra-low dropout
    TPS7A87 正在供货 双路 500mA 低噪声 (3.8μVRMS) LDO 稳压器 Dual-channel, low-noise, 500-mA LDO regulator
    TPS7A90 正在供货 500mA 高精度低噪声低压降 (LDO) 稳压器 500-mA, low-noise (4.7-µVrms) LDO regulator in a small package (2.5 mm by 2.5 mm)

    技术文档

    = 特色
    未找到结果。请清除搜索,并重试。 查看所有 18
    类型 标题 下载最新的英文版本 发布
    * 数据表 TPS74701 500-mA Low-Dropout Linear Regulator With Programmable Soft-Start 数据表 2015年 10月 29日
    应用手册 Using Thermal Calculation Tools for Analog Components 2019年 8月 30日
    应用手册 A Topical Index of TI LDO Application Notes 2019年 6月 27日
    技术文章 LDO basics: capacitor vs. capacitance 2018年 8月 1日
    选择指南 电源管理指南 2018 (Rev. K) 2018年 7月 31日
    技术文章 LDO Basics: Preventing reverse current 2018年 7月 25日
    技术文章 LDO basics: introduction to quiescent current 2018年 6月 20日
    应用手册 LDO Noise Demystified 2017年 8月 9日
    技术文章 LDO basics: noise – part 1 2017年 6月 14日
    选择指南 低压降稳压器快速参考指南 (Rev. M) 下载最新的英文版本 (Rev.P) 2017年 1月 5日
    白皮书 Minimum Power Specifications for High-Performance ADC Power-Supply Designs 2016年 3月 31日
    选择指南 Power Management for Xilinx FPGAs 2014年 2月 4日
    选择指南 Altera FPGA 的电源管理 (Rev. B) 下载最新的英文版本 (Rev.E) 2010年 10月 8日
    应用手册 简化的 LDO PSRR 测量 下载最新的英文版本 (Rev.A) 2010年 7月 28日
    应用手册 Simple Power Solution Using LDOs for the DM365 2009年 9月 11日
    应用手册 Simple Power Solution Using LDOs For TMS320DM365 Processor 2009年 8月 4日
    应用手册 Simple Power Solution Using LDOs For TMS320C2834x Microcontrollers 2009年 7月 24日
    用户指南 TPS74801EVM-177 2007年 12月 4日

    设计与开发

    有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

    硬件开发

    评估板 下载
    $2,324.44
    说明

    J6Entry/RSP EVM 是一种评估平台,用于加快信息娱乐系统、可重新配置的数字群集或集成数字化驾驶舱等应用的开发速度,并缩短其上市时间。

    主 CPU 板集成了以太网或 HDMI 等主要外设,而信息娱乐应用子板 (JAMR3) 和 LCD/TS 子板将补充 CPU 板,从而提供完整的系统以快速开始评估和应用开发。

    特性
    • 具有电容式触控功能的 10.1" 显示
    • JAMR3 无线电调谐器应用板
    • 2GB DDR3L
    • LP8733/LP8732 电源解决方案
    • 板载 eMMC、NAND、NOR
    • USB3、USB2、PCIe、以太网、COM8Q、CAN、MLB、MicroSD 和 HDMI 连接器
    评估板 下载
    document-generic 用户指南
    $1,099.00
    说明

    TMS320DM36x 数字视频评估模块 (DVEVM) 使开发人员可以立即开始 DaVinci™ 处理器的评估,并开始构建数字视频应用,例如 IP 监控摄像机、数码相框、数字标牌、可视门铃和其它尚未发明的便携式数字视频产品。

    数字视频评估模块 (DVEVM) 允许开发人员为 ARM 编写可立即投产的应用程序代码和访问使用达芬奇 API 的 HMJCP 协处理器内核,从而立即开始针对 TMS320DM365 和 TMS320DM368 数字媒体处理器的应用开发。

    TMS320DM36x 数字视频评估模块 (DM36x EVM) 包含以下组件:
    • 基于 TMS320DM368 DaVinci™ 处理器的开发板
    • 带有触摸屏的 Spectrum Digital LCD 板
    • 用于直播视频捕捉的 Leopard 成像 LI-5M02 摄像机电路板
    • 通过 HD 组件和 SD 复合视频/S 视频的 NTSC 或 PAL 信号的视频捕捉
    • 通过 HD 组件和 SD 复合视频/S 视频的 NTSC 或 PAL 输出
    • 其它功能,例如麦克风输入、耳机输出、线性输入和线性输出、UART、USB 2.0 HS、2GB NAND 闪存和用于测试的 JTAG
    • USB 鼠标和适配器
    • 通用电源和电源线
    • 串行、以太网和组件视频线
    • USB SD 读卡器
    • Linux SDK 演示和测试台(SD 卡上)
    • Linux (...)
    特性

    TI 的 eXpressDSP Linux DVSDK 允许系统集成商采用离散软件模块,并将其合并为系统的单个可执行输出,从而避免了几个月手动集成的单调工作。通过简化为特定应用创建编解码器定制包,此配置套件使重用代码变得简单。

    DVSDK 包括:
    • TI 的 HD MPEG-4、H.264、MPEG2 以及 JPEG 生产编解码器
    • Ittiam 的 AAC 和 G.711 编解码器
    • 可以运行符合 TI 的 eXpressDSP 数字媒体 (xDM) 算法标准的定制编解码器
    • 多媒体 API 和编解码器引擎框架
    • 用于 UART、I2C、SPI、EDMA、EMAC、NAND、MMC、SD 卡、USB 主机/小工具、RTC、HPI 和语音编解码器的驱动程序
    • 视频处理子系统(显示、捕捉、CCD 控制器、调整器、预览器)
    • ALSA Audio、GPIO、PWM、WDTIM
    • U-boot 启动加载程序
    评估板 下载
    TPS74701 评估模块
    TPS74701EVM-177
    document-generic 用户指南
    $10.00
    说明

    The TPS74701EVM-177 facilitates evaluation of the TPS74701 low-dropout linear regulator IC.

    特性
    • Ultra-Low VIN and VOUT Range: 0.8 V to 5.5 V
    • VBIAS Range 2.7 V to 5.5 V
    • Low Dropout: 50mV typ at 500mA, VBIAS = 5 V
    • Power Good (PG) Output Allows Supply Monitoring or Provides a Sequencing Signal for Other Supplies
    • Available in a Small 3mm x 3mm x 1mm SON-10 Package
    • 2% Accuracy Over Line/Load/Temperature
    • (...)

    设计工具和仿真

    仿真模型 下载
    SBVM632.ZIP (3 KB) - PSpice Model
    仿真模型 下载
    SLIM033B.ZIP (58 KB) - PSpice Model
    仿真模型 下载
    SLIM252.ZIP (35 KB) - TINA-TI Spice Model
    仿真模型 下载
    SLIM253.TSC (94 KB) - TINA-TI Reference Design

    参考设计

    参考设计 下载
    介质转换器 - RJ45 到光纤转换器
    TIDA-00306 此参考设计详细说明了如何使用 DP83849 评估板将 10/100BASE-TX 实施到 10/100BASE-FX 介质转换器中,从而使铜基传统设备轻松连接到光纤网络。铜基以太网 (10/100BASE-TX) 已广泛用于电网局域网,但通信距离有限。光纤网络已相当成熟,且成本持续下降。公用事业采用光纤网络来管理广域设备已变得可行并具有成本效益,光纤网络可带来更高的速度、更长的覆盖距离、更可靠的通信。
    document-generic 原理图
    参考设计 下载
    Xilinx Kintex UltraScale XCKU040 FPGA 电源解决方案,6W 参考设计
    PMP10630 PMP10630 参考设计是 Xilinx® Kintex® UltraScale™ XCKU040 FPGA 的完整高密度电源解决方案。此设计采用 SIMPLE SWITCHER® 模块与 LDO 的最佳组合,以 36 x 43 mm(1.4 x 1.7 (...)
    document-generic 原理图 document-generic 用户指南
    参考设计 下载
    适用于电信应用的参考设计 (0.9V@0.5A)
    PMP4742 PMP4742.1 包含具有 TPS40210 的负输入(-10.8V 至 -13.2V)到正输出(平均值 12V@1A)逆变降压升压转换器;具有 TPS2420 的热交换电路可快速将输出电流限制到 2A 峰值。
    参考设计 下载
    FPGA 固件示例,说明如何将 Altera FPGA 连接到高速 LVDS 接口数据转换器
    TIDA-00069 该参考设计和相关的示例 Verilog 代码可用作将 Altera FPGA 连接到德州仪器 (TI) 高速 LVDS 接口模数转换器 (ADC) 和数模转换器 (DAC) 的起点。其中说明了固件实施并介绍了所需的计时限制。
    document-generic 原理图 document-generic 用户指南

    CAD/CAE 符号

    封装 引脚 下载
    VSON (DRC) 10 视图选项

    订购与质量

    支持与培训

    可获得 TI E2E™ 论坛的工程师技术支持

    所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

    如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持