返回页首

产品详细信息

参数

Technology Family LVC VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 1 Inputs per channel 1 IOL (Max) (mA) 32 IOH (Max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Partial Power Down (Ioff), Over-Voltage Tolerant Inputs, Ultra High Speed (tpd <5ns) Data rate (Max) (Mbps) 100 Rating Catalog Operating temperature range (C) -40 to 125, -40 to 85 open-in-new 查找其它 与非门

封装|引脚|尺寸

DSBGA (YZP) 5 2 mm² .928 x 1.428 SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-5X3 (DRL) 5 3 mm² 1.6 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 USON (DRY) 6 1 mm² 1.5 x 1 X2SON (DPW) 5 1 mm² .8 x .8 X2SON (DSF) 6 1 mm² 1 x 1 open-in-new 查找其它 与非门

特性

  • Available in the Ultra Small 0.64-mm2
    Package (DPW) With 0.5-mm Pitch
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Provides Down Translation to VCC
  • Max tpd of 3.8 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back Drive Protection
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 1000-V Charged-Device Model (C101)
open-in-new 查找其它 与非门

描述

This single 2-input positive-NAND gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G00 performs the Boolean function
Y = A × B or Y = A + B in positive logic.

The CMOS device has high output drive while maintaining low static power dissipation over a broad VCC operating range.

The SN74LVC1G00 is available in a variety of packages, including the ultra-small DPW package with a body size of 0.8 mm × 0.8 mm.

open-in-new 查找其它 与非门
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 35
类型 标题 下载最新的英文版本 发布
* 数据表 SN74LVC1G00 Single 2-Input Positive-NAND Gate 数据表 2014年 4月 23日
技术文章 How to keep your motor running safely 2020年 6月 4日
选择指南 Little Logic Guide 2014 2018年 7月 6日
应用手册 Designing and Manufacturing with TI's X2SON Packages 2017年 8月 23日
选择指南 Logic Guide 2017年 6月 12日
应用手册 How to Select Little Logic 2016年 7月 26日
应用手册 Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 下载最新的英文版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 下载英文版本 2006年 3月 23日
应用手册 选择合适的德州仪器 (TI) 信号开关 下载最新的英文版本 (Rev.B) 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 下载英文版本 (Rev.A) 2006年 3月 23日
更多文献资料 Design Summary for WCSP Little Logic 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
应用手册 NanoStar™ & NanoFree™ 300μm Solder Bump WCSP Application 2004年 2月 2日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
更多文献资料 Military Low Voltage Solutions 2001年 4月 4日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
用户指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
10
说明
灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
特性
  • 电路板设计允许进行多功能性评估
  • 支持多种逻辑器件

设计工具和仿真

仿真模型 下载
SCEM165A.ZIP (42 KB) - IBIS Model
仿真模型 下载
SCEM646.ZIP (7 KB) - PSpice Model

参考设计

参考设计 下载
工业通信网关 PROFINET IRT 转 PROFIBUS 主设备参考设计
TIDEP-0075 — PROFINET 可实现高速度、确定性通信和企业连接,因此正在成为自动化领域领先的工业以太网协议。但是,PROFIBUS (...)
document-generic 原理图 document-generic 用户指南
参考设计 下载
适用于 AM572x 的 OPC UA 数据访问服务器参考设计
TIDEP0078 — OPC UA 是一种工业机器对机器协议,用于在根据工业 4.0 标准连接的所有机器之间实现互操作和通信。TIDEP0078 TI 设计演示了如何使用 MatrikonOPC™ OPC UA 服务器开发套件 (SDK) 利用在项目或设计中嵌入运行的 OPC UA 数据访问 (DA (...)
document-generic 原理图 document-generic 用户指南
参考设计 下载
用于工业通信和电机控制的单芯片驱动器
TIDEP0025 此 TI 设计基于 HEIDENHAIN EnDat 2.2 标准实现适用于位置和旋转编码器的硬件接口解决方案。该平台还让设计人员可以在各类工业自动化设备中实现实时 EtherCAT 通信标准。它通过体积小、功耗低的单芯片解决方案在工业自动化、工厂自动化或工业通信等应用中为设计人员提供帮助。
document-generic 原理图 document-generic 用户指南 document-generic 下载英文版本 (Rev.B)
参考设计 下载
具有集成 BiSS C 主控接口的 ARM MPU
TIDEP0022 BiSS C 主协议在工业通信子系统上的实施 (PRU-ICSS)。该设计提供可编程实时单元 (PRU) 的完整文档和源代码。
document-generic 原理图 document-generic 用户指南
参考设计 下载
具有集成 HIPERFACE DSL 主接口的 ARM MPU 参考设计
TIDEP0035 HIPERFACE DSL 主协议在工业通信子系统 (PRU-ICSS) 上的实现。两线接口允许位置反馈线集成到电机电缆中。完整的解决方案包括 AM437x PRU-ICSS 固件和 TIDA-00177 收发器参考设计。
document-generic 原理图 document-generic 用户指南
参考设计 下载
EnDat 2.2 系统参考设计
TIDEP0050 TIDEP0050 TI 参考设计基于 HEIDENHAIN EnDat 2.2 标准实现了适用于位置或旋转编码器的 EnDat 2.2 主协议栈和硬件接口解决方案。此设计包含 EnDat 2.2 主协议栈、使用 RS485 收发器的半双工通信以及在 Sitara AM437x 工业开发套件上实施的线路端接。此设计经过完全测试,符合 HEIDENHAIN EnDat 2.2 标准。AM437x IDK 还可与 EnDat 位置反馈一起支持工业通信和电机驱动(如 AM437x 单芯片电机控制设计指南中所述)。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
DSBGA (YZP) 5 了解详情
SC70 (DCK) 5 了解详情
SON (DRY) 6 了解详情
SON (DSF) 6 了解详情
SOT-23 (DBV) 5 了解详情
SOT-5X3 (DRL) 5 了解详情
X2SON (DPW) 5 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持