返回页首

产品详细信息

参数

DDR memory type DDR, DDR2, DDR3, DDR3L Control mode Iout VTT (Max) (A) 1.5 Iq (Typ) (mA) 0.32 Output VREF, VTT Vin (Min) (V) 1.35 Vin (Max) (V) 5.5 Features Shutdown Pin for S3 Rating Catalog Operating temperature range (C) 0 to 125 open-in-new 查找其它 DDR 存储器电源 IC

封装|引脚|尺寸

HSOIC (DDA) 8 19 mm² 4.9 x 3.9 open-in-new 查找其它 DDR 存储器电源 IC

特性

  • VDDQ 最小值为 1.35V
  • 拉电流和灌电流
  • 低输出电压偏移
  • 无需外部电阻
  • 线性拓扑
  • 挂起到 RAM (STR) 功能
  • 低外部元件数
  • 热关断
  • -40°C 至 125°C 条件下推荐使用 LP2998/8Q

应用

  • DDR1、DDR2、DDR3 和 DDR3L 端接电压
  • FPGA
  • 工业/医疗 PC
  • SSTL-2 和 SSTL-3 端接
  • HSTL 端接

All trademarks are the property of their respective owners.

open-in-new 查找其它 DDR 存储器电源 IC

描述

LP2996A 线性稳压器的设计符合 DDR-SDRAM 端接的 JEDEC SSTL-2 规范。 此器件还支持 DDR2、DDR3 和 DDR3L VTT 总线端接,VDDQ 最小值为 1.35V。 此器件包含高速运算放大器,可提供出色的负载瞬变响应。 输出级可防止在 DDR-SDRAM 端接所需的应用中提供 1.5A 连续电流和最大 3A 的瞬态峰值电流时发生直通。 LP2996A 还包含一个 VSENSE 引脚(用于提供出色的负载调节),以及一个 VREF 输出(作为芯片组和 DIMM 的参考)。

LP2996A 的一个附加特性是具有一个低电平有效关断 (SD) 引脚,该引脚提供“挂起到 RAM”(STR) 功能。 当 SD 下拉时,VTT 输出将变为三态,并提供高阻抗输出,但 VREF 将保持有效。 在此模式下,可通过较低的静态电流获得节能优势。

要了解所有可用封装,请见数据表末尾的可订购产品附录。
open-in-new 查找其它 DDR 存储器电源 IC
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 6
类型 标题 下载最新的英文版本 发布
* 数据表 LP2996A DDR 终端稳压器 数据表 下载英文版本 2014年 11月 11日
应用手册 Limiting DDR Termination Regulators’ Inrush Current 2016年 8月 23日
技术文章 Don’t underestimate the power of an LDO 2013年 10月 19日
技术文章 How to optimize your DSP power budget 2013年 10月 3日
技术文章 "X" Marks the spot - 7 Treasures in a pirate engineer's treasure chest 2013年 9月 19日
技术文章 Power Tips: How to be discrete 2013年 9月 17日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
10
说明

The LP2998 evaluation board is designed to provide the design Engineer with a fully functional prototype system in which to evaluate the LP2998 in both a static environment and with a complete memory system.

开发套件 下载
document-generic 用户指南 document-generic 下载英文版本 (Rev.B)
699
说明

EVMK2GX(也称为“K2G”)1GHz 评估模块 (EVM) 可以让开发人员迅速开始评估 66AK2Gx 处理器系列,并加速音频、工业电机控制、智能电网保护和其他高可靠性实时计算密集型应用的开发。  66AK2Gx 与基于 KeyStone 的现有 SoC (...)

特性
  • 以 1GHz 运行的 66AK2G12 C66x DSP+ARM A15 处理器
  • 带 ECC 的 2GB DDR3L
  • TPS65911A PMIC
  • 音频和串行扩展头
  • 处理器 SDK Linux 和 TI-RTOS 支持

设计工具和仿真

仿真模型 下载
SNOM562.ZIP (85 KB) - PSpice Model
仿真模型 下载
SNOM564.ZIP (7 KB) - PSpice Model

参考设计

参考设计 下载
适用于保护继电器处理器模块的高效电源架构参考设计
TIDA-010011 — This reference design showcases various power architectures for generating multiple voltage rails for an application processor module, requiring >1A load current and high efficiency . The required power supply is generated using 5-, 12- or 24-V DC input from the backplane. Power supplies are (...)
document-generic 原理图
参考设计 下载
66AK2Gx DSP + ARM 处理器电源解决方案参考设计
TIDEP0067 — 此参考设计基于 66AK2Gx 多内核片上系统 (SoC) 处理器和配套 TPS65911 电源管理集成电路 (PMIC),该电路在单个器件中包含适用于 66AK2Gx 处理器的电源和电源定序。该电源解决方案设计还包含支持 12V 输入的第一级降压转换器和用于 DDR3L 存储器的 DDR 终端稳压器。该参考设计经过了测试,包括硬件参考 (EVM)、软件(处理器 SDK)和测试数据。
document-generic 原理图 document-generic 用户指南 document-generic 下载英文版本 (Rev.A)

CAD/CAE 符号

封装 引脚 下载
SO PowerPAD (DDA) 8 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持