ZHDU005 November   2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 EVM 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 模拟输入
    2. 2.2 ADC 连接和去耦
    3. 2.3 数字接口
    4. 2.4 电源
    5. 2.5 电压基准
    6. 2.6 时钟
    7. 2.7 搭配使用 ADS125P08 EVM 与外部控制器
  9. 3软件
    1. 3.1 软件说明
    2. 3.2 安装 ADS125P08 GUI
  10. 4实现结果
    1. 4.1 硬件连接
    2. 4.2 GUI 操作
      1. 4.2.1 ADC Capture 设置及序列器配置
      2. 4.2.2 EVM 寄存器设置
      3. 4.2.3 时域显示
      4. 4.2.4 频域显示
      5. 4.2.5 直方图显示
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标

数字接口

节 1.1中所述,EVM 与 PHI 进行交互并通过 USB 与计算机进行通信。PHI 与 EVM 上的两个器件进行通信:ADS125P08(通过 SPI)和 EEPROM(通过 I2C)。EEPROM 经过预编程,包含配置和初始化 ADS125P08 平台所需的信息。将硬件初始化后,不再使用 EEPROM。

ADS125P08 需要使用 SPI 串行通信,其中 CPOL = 0,CPHA = 1。图 2-3 中所示的接头 J4 提供测试点来用逻辑分析仪探测数字信号。此外,跳线 J4 还可用于连接来自外部控制器的通信信号。在向跳线 J4 施加外部信号之前,请先从连接器 J1 上移除 PHI 控制器卡。

ADS125P08EVM-PDK EVM 数字接口和 EEPROM图 2-3 EVM 数字接口和 EEPROM

图 2-2 类似,每个数字引脚在驱动源附近都有一个 49.9Ω 串联电阻器。这些电阻器能够平滑数字信号的边沿,从而尽量减少过冲和响铃。虽然不是严格必要,但在最终设计中加入这些元件可以提高数字信号的完整性。

图 2-3 还显示跳线 JP1 连接 PHI_IOVDD 和 IOVDD 网络。默认情况下,PHI_IOVDD 网络通过跳线 JP1 为 ADC 数字电源 (IOVDD) 引脚提供 3.3V 电压。移除 JP1 上的分流器并应用电流表,以测量 ADC 消耗的数字电流。如果需要,移除跳线 JP1 上的分流器还可以将外部 IOVDD 电源连接到跳线 JP1 的引脚 1。确认施加到跳线 JP1 引脚 1 的 IOVDD 电压与 PHI 或外部控制器使用的 I/O 电压一致(如果适用)。