ZHDA075 March   2026 DS90LV012A

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2DP/eDP 链路训练过程及调试方法
    1. 2.1 链路训练过程
    2. 2.2 链路训练失败时的调试指南
      1. 2.2.1 时钟恢复不成功时的调试点
      2. 2.2.2 通道均衡不成功时的调试点
      3. 2.2.3 符号锁定与通道间对齐不成功时的调试点:
  6. 3DP/eDP AUX 通道信号概述
    1. 3.1 AUX 事务类型
    2. 3.2 DPTX 及 DPRX AUX 设计指南
      1. 3.2.1 DP/eDP 实现
      2. 3.2.2 电气规格
      3. 3.2.3 AUX EYE 图
  7. 4AUX 通道信号解码
    1. 4.1 AUX 事务语法
    2. 4.2 如何用 DS90LV011-12AEVM 来捕获 DP/eDP AUX 通道信号
    3. 4.3 AUX 通道解码方法
    4. 4.4 AUX 通道解码示例
  8. 5总结
  9. 6参考资料

如何用 DS90LV011-12AEVM 来捕获 DP/eDP AUX 通道信号

DP/eDP 使用差分信号方案,因此很难使用仅支持单端信号的传统测试工具来捕获 AUX 通道。为了应对这一技术挑战,此设计采用专用差分至单端转换评估模块 DS90LV011-12AEVM。

请注意,DS90LV011-12AEVM 包含 DS90LV011A 和 DS90LV012A 模块,但差分至单端转换功能仅使用 DS90LV012A 模块实现。核心技术特性如下:

  • 输入差分信号率:支持所有 DP/eDP AUX 通道速率
  • 电源电压:支持 3.3V 单电源运行
  • 输出电平:符合 3.3V CMOS/TTL 电平标准

有关 DS90LV011-12AEVM 的更多信息,请参阅 DS90LV011-12AEVM 用户指南

实现方框图如图 4-1 所示。要连接到 AUX 线路,请将导线焊接到电容器侧面有上拉/下拉电阻器的 EVM 上(红色实心圆圈)。如果共模电压超过 DS90LV012A 的 VDD (3.3V),请将导线焊接在电容器的另一侧(红色虚线圈),以避免对 LVDS 接收器产生负面影响。

 集成 DS90LV011-12AEVM 的方框图图 4-1 集成 DS90LV011-12AEVM 的方框图

使用 DS90LV011-12AEVM 捕获 AUX 信号的硬件连接如图 4-2 所示。

为 DS90LV011-12AEVM 供电有两种方法 – 使用香蕉插孔 J9 和 J10 或使用 J5 和 J6 上的跳线挂钩。如果正确供电,D2 会亮起。

将 AUX 差分信号连接到 J3(AUX+ 至 P4、AUX- 至 P2),并将 J4 TTLOUT 信号连接到单端逻辑分析仪。验证逻辑分析仪是否设置为解析 3.3V 时的信号,以便与 EVM 输出电压匹配。为了正确测量 LVDS 信号,EVM 在测量点的差分对上有一个 100Ω 端接电阻器 R2。

 用于捕获 AUX 通道的 DS90LV011-12AEVM 配置图 4-2 用于捕获 AUX 通道的 DS90LV011-12AEVM 配置