ZHCUCU5 February   2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 电源
    2. 2.2 EVM 模拟输入
    3. 2.3 ADC 电路
    4. 2.4 跳线信息
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 层图
    3. 3.3 物料清单 (BOM)
  10. 4其他信息
    1. 4.1 商标
  11. 5相关文档

ADC 电路

图 2-4 显示了与 ADC168M102R-SEP 器件的各种连接。AVDD 和 DVDD 电源通过 1μF 电容器进行去耦合。模拟输入由 OPA4H014-SEP 电路的输出提供。REFIO1 和 REFIO2 引脚要求 22μF 电容器靠近引脚连接。接头 J5 提供了一种使用示波器或逻辑分析仪探测数字通信引脚的方法。此外,它还提供了一种连接外部控制器以与 ADC168M102R-SEP 配合使用的方法。

ADC168M102REVM-PDK ADC168M102R-SEP 去耦和数字接口图 2-4 ADC168M102R-SEP 去耦和数字接口

默认情况下,跳线 JP1 和 JP2 配置在“CMx_EXT”位置。将分流器放置到“CMx_INT”位置以使用来自 REFIO 引脚的 REFDAC 输出作为 CMA 或 CMB 引脚的输入。