ZHCUBN2B September   2018  – July 2025 DP83869HM

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
    5. 1.5 快速设置
      1. 1.5.1 板载电源运行
      2. 1.5.2 外部电源运行
  6. 2硬件
    1. 2.1 电路板设置详细信息
      1. 2.1.1 EVM 简要总结
    2. 2.2 配置选项
      1. 2.2.1 自举选项
        1. 2.2.1.1 PHY 地址配置 (strap)
        2. 2.2.1.2 DP83869 功能模式选择配置 (strap)
        3. 2.2.1.3 RGMII/SGMII 转铜缆配置 (strap)
        4. 2.2.1.4 RGMII 转 1000Base-X 配置 (strap)
        5. 2.2.1.5 RGMII 转 100Base-FX 配置 (strap)
        6. 2.2.1.6 桥接模式 (SGMII-RGMII) 配置 (strap)
        7. 2.2.1.7 100M 介质转换器配置 (strap)
        8. 2.2.1.8 1000M 介质转换器配置 (strap)
      2. 2.2.2 SGMII/光纤接口
      3. 2.2.3 RGMII
      4. 2.2.4 时钟输出
      5. 2.2.5 时钟输入
      6. 2.2.6 开关配置选项
  7. 3软件
    1. 3.1 MSP430 驱动程序
    2. 3.2 USB-2-MDIO 软件
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 布局
    3. 4.3 物料清单
  9. 5其他信息
    1. 5.1 定义
    2.     商标
  10. 6修订历史记录

自举选项

除 PHYADD 配置 (strap) 外,DP83869 中的所有配置 (strap) 均仅为两级配置 (strap)。EVM 在 RX_D0 和 RX_D2 上支持一个上拉电阻焊盘和一个下拉电阻焊盘,用于 PHY 地址配置 (strap)。所有其他配置 (strap) 引脚上只有一个上拉电阻,并具有用于断开连接的跳线选项。

表 2-2 4 级配置 (strap)
配置 (strap) 值模式 0模式 1模式 2模式 3
上拉电阻 (kΩ)开路105.762.49
下拉电阻 (kΩ)开路2.492.49开路
表 2-3 2 级配置 (strap)
配置 (strap) 值模式 0模式 1
上拉电阻 (kΩ)开路2.49
下拉电阻 (kΩ)2.49开路
DP83869EVM EVM 配置 (strap) 跳线图 2-1 EVM 配置 (strap) 跳线