ZHCUBB4A June   2023  – July 2023

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 设置
      1. 2.1.1 静电放电警告
      2. 2.1.2 电源配置
      3. 2.1.3 跳线信息
    2. 2.2 硬件说明
      1. 2.2.1 工作原理
        1. 2.2.1.1 数字接口
        2. 2.2.1.2 模拟
        3. 2.2.1.3 原型空间
        4. 2.2.1.4 LED 偏置子电路
  9. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单
  10. 4其他信息
    1.     商标
  11. 5德州仪器 (TI) 相关文档

跳线信息

跳线设置在智能 DAC DIY EVM 中发挥着重要作用。下表列出了所有可用的跳线位置及其功能。

跳线默认位置可用选项说明
J151-2 闭合:A0 连接到 VDD

3-4:A0 连接到 SDA

5-6:A0 连接到 SCL

7-8:A0 连接到 GND

A0 选择
J23闭环:将 VOUT 的通道 0 短接至 VFB开路:断开通道 0 与 VOUT 关断 VFB 的连接通道 0 VFB 选择
J24闭环:将 VOUT 的通道 1 短接至 VFB开路:断开通道 1 与 VOUT 关断 VFB 的连接通道 1 VFB 选择
J42闭环:将 VOUT 的通道 2 短接至 VFB开路:断开通道 2 与 VOUT 关断 VFB 的连接通道 2 VFB 选择
J43闭环:将 VOUT 的通道 3 短接至 VFB开路:断开通道 3 与 VOUT 关断 VFB 的连接通道 3 VFB 选择

大多数智能 DAC EVM 都组装了 0 欧姆电阻,将 VOUT 引脚连接到 VFB 引脚。使用该分段之前,确保取消组装这些电阻器。