CFG0 引脚定义最小 死区时间 和 ATRK/DTRK 引脚 20μA 电流。表 6-1 中显示的电平由规格 部分中的指定电阻器选择。当使用电阻器对 VOUT 进行编程时,打开 20μA ATRK 引脚电流,若要进行电压跟踪,则关闭 ATRK 引脚电流。
表 6-1 CFG0 引脚设置
| 电平 |
死区时间 [ns] |
20μA ATRK 电流 |
| 1 |
14 |
开启 |
| 2 |
30 |
开启 |
| 3 |
50 |
开启 |
| 4 |
75 |
开启 |
| 5 |
100 |
开启 |
| 6 |
125 |
开启 |
| 7 |
150 |
开启 |
| 8 |
200 |
开启 |
| 9 |
14 |
关闭 |
| 10 |
30 |
关闭 |
| 11 |
50 |
关闭 |
| 12 |
75 |
关闭 |
| 13 |
100 |
关闭 |
| 14 |
125 |
关闭 |
| 15 |
150 |
关闭 |
| 16 |
200 |
关闭 |
CFG1 引脚设置定义 VOUT 过压保护电平、时钟抖动、120% 输入电流限制保护 (ICL_latch) 操作和电源正常引脚行为。
| OVP 位 0: |
OVP 位 1 和 0 设置 VOUT 过压保护电平。[00] = 64V、[01] = 50V、[10] = 35V 或 [11] = 28.5V。 |
| 时钟抖动: |
启用双随机展频 (DRSS) 时钟抖动或禁用时钟抖动。 |
| ICL_latch: |
当启用 ICL_latch 且电流超出峰值电流限制 20% 时,器件会进入关断状态(关闭并锁存)。如果 ICL_latch 禁用,则器件将保持活动状态,并尝试将电感器电流限制在峰值电流限制状态。 |
| PGOODOVP_enable: |
启用 PGOODOVP_enable 后,PGOOD 引脚会在 VOUT 高于 OVP(过压保护)或低于 UV(欠压)阈值时被拉至低电平。如果禁用了 PGOODOVP_enable,则仅当 VOUT 低于 UV(欠压)阈值时,PGOOD 引脚才会被拉低。 |
表 6-2 过压保护等级选择
| OVP 电平 |
OVP 位 1 |
OVP 位 0 |
| 64V |
0 |
0 |
| 50V |
0 |
1 |
| 35V |
1 |
0 |
| 28.5V |
1 |
1 |
表 6-3 CFG1 引脚设置
| 电平 |
OVP 位 0 |
时钟抖动模式 |
ICL_latch |
PGOODOVP_enable |
| 1 |
0 |
启用 (DRSS) |
禁用 |
禁用 |
| 2 |
1 |
启用 (DRSS) |
禁用 |
禁用 |
| 3 |
0 |
启用 (DRSS) |
禁用 |
启用 |
| 4 |
1 |
启用 (DRSS) |
禁用 |
启用 |
| 5 |
0 |
启用 (DRSS) |
启用 |
禁用 |
| 6 |
1 |
启用 (DRSS) |
启用 |
禁用 |
| 7 |
0 |
启用 (DRSS) |
启用 |
启用 |
| 8 |
1 |
启用 (DRSS) |
启用 |
启用 |
| 9 |
0 |
禁用 |
禁用 |
禁用 |
| 10 |
1 |
禁用 |
禁用 |
禁用 |
| 11 |
0 |
禁用 |
禁用 |
启用 |
| 12 |
1 |
禁用 |
禁用 |
启用 |
| 13 |
0 |
禁用 |
启用 |
禁用 |
| 14 |
1 |
禁用 |
启用 |
禁用 |
| 15 |
0 |
禁用 |
启用 |
启用 |
| 16 |
1 |
禁用 |
启用 |
启用 |
如果器件使用内部时钟发生器或施加于 SYNCIN 引脚的外部时钟,则 CFG2 引脚定义 VOUT 过压保护等级。CFG2 引脚也用于配置器件是单独使用还是作为双器件配置(结合 LM5125A-Q1)的一部分。SYNCIN 引脚相应地启用或禁用。在时钟同步期间,时钟抖动功能被禁用。
| OVP 位 1: |
OVP 位 1 和 0 设置 VOUT 过压保护电平。[00] = 64V、[01] = 50V、[10] = 35V 或 [11] = 28.5V。 |
| 单通道: |
器件在独立模式下使用内部振荡器运行。 |
| 单个外部时钟 |
该器件通过内部时钟独立使用,并与外部时钟(如果应用)同步。 |
| 辅助器件: |
器件使用 LM5125A-Q1 主器件提供的时钟作为辅助器件运行。 |
| SYNCIN: |
定义 SYNCIN 引脚上的时钟同步功能是有效(开启)还是禁用(关闭)。当 SYNCIN 有效时,器件仅同步到施加于 SYNCIN 引脚的外部时钟。 |
| 时钟抖动: |
如果使用内部振荡器,则根据 CFG1 引脚设置“时钟抖动模式”来设置时钟抖动。如果选择外部时钟,则会禁用时钟抖动功能,而忽略 CFG1 引脚设置。 |
表 6-4 CFG2 引脚设置
| 电平 |
OVP 位 1 |
单/双芯片 |
SYNCIN |
时钟抖动 |
| 1 |
0 |
单器件 |
关闭 |
CFG1 引脚 |
| 2 |
1 |
| 3 |
0 |
| 4 |
1 |
单个外部时钟 |
开启 |
禁用 |
| 5 |
0 |
| 6 |
1 |
| 7 至 11 |
0 |
辅助器件 |
开启 |
禁用 |
| 12 至 16 |
1 |