ZHCSUX5A
February 2010 – March 2024
SN65MLVD040
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
建议运行条件
5.3
热特性
5.4
封装功耗额定值
5.5
器件电气特性
5.6
驱动器电气特性
5.7
接收器电气特性
5.8
总线输入和输出电气特性
5.9
驱动器开关特性
5.10
接收器开关特性
5.11
典型特性
6
参数测量信息
6.1
等效输入和输出原理图
7
应用和实施
7.1
应用信息
7.1.1
源同步系统时钟 (SSSC)
7.1.1.1
带电插入/无干扰上电/断电
8
器件和文档支持
8.1
文档支持
8.2
接收文档更新通知
8.3
支持资源
8.4
商标
8.5
静电放电警告
8.6
术语表
9
修订历史记录
10
机械、封装和可订购信息
1
特性
低压差分 30Ω 至 55Ω 线路驱动器和接收器,适用于高达 250Mbps 的信号传输速率
(1)
、高达 125MHz 的时钟
频率
符合或超出 M-LVDS 标准 TIA/EIA-899,适用于多点数据交换
可控的驱动器输出电压转换时间可改进信号质量
–1V 至 3.4V 共模电压范围允许在 2V 接地噪声下传输数据
总线引脚在禁用驱动器或 V
CC
≤ 1.5V 时具有高阻抗
每个驱动器和接收器均可独立启用
增强型 ESD 保护:针对所有引脚的 7kV HBM
48 引脚 7 X 7 QFN (RGZ)
M-LVDS 总线加电/断电无干扰