ZHCSSQ6 December   2025 ADS122C14

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 I2C 时序要求
    7. 5.7 I2C 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 参数测量信息
    1. 6.1 噪声性能
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  模拟输入和多路复用器
      2. 7.3.2  可编程增益放大器 (PGA)
      3. 7.3.3  电压基准
        1. 7.3.3.1 内部基准
        2. 7.3.3.2 外部基准
        3. 7.3.3.3 基准缓冲器
      4. 7.3.4  时钟源
      5. 7.3.5  Δ-Σ 调制器
      6. 7.3.6  数字滤波器
        1. 7.3.6.1 Sinc4 和 Sinc4 + Sinc1 滤波器
        2. 7.3.6.2 FIR 滤波器
        3. 7.3.6.3 数字滤波器延迟
        4. 7.3.6.4 全局斩波模式
      7. 7.3.7  激励电流源 (IDAC)
      8. 7.3.8  烧毁电流源 (BOCS)
      9. 7.3.9  通用 IO (GPIO)
        1. 7.3.9.1 FAULT 输出
        2. 7.3.9.2 DRDY 输出
      10. 7.3.10 系统监控器
        1. 7.3.10.1 内部短路(失调电压校准)
        2. 7.3.10.2 内部温度传感器
        3. 7.3.10.3 外部基准电压回读
        4. 7.3.10.4 电源回读
      11. 7.3.11 监控器和状态标志
        1. 7.3.11.1 复位(RESETn 标志)
        2. 7.3.11.2 AVDD 欠压监控器(AVDD_UVn 标志)
        3. 7.3.11.3 基准欠压监控器(REV_UVn 标志)
        4. 7.3.11.4 寄存器映射 CRC 故障(REG_MAP_CRC_FAULTn 标志)
        5. 7.3.11.5 内部存储器故障(MEM_FAULTn 标志)
        6. 7.3.11.6 寄存器写入故障(REG_WRITE_FAULTn 标志)
        7. 7.3.11.7 DRDY 指示器(DRDY 位)
        8. 7.3.11.8 转换计数器 (CONV_COUNT[3:0])
    4. 7.4 器件功能模式
      1. 7.4.1 上电和复位
        1. 7.4.1.1 上电复位 (POR)
        2. 7.4.1.2 通过寄存器写入进行复位
        3. 7.4.1.3 I2C 通用广播复位
      2. 7.4.2 工作模式
        1. 7.4.2.1 空闲和待机模式
        2. 7.4.2.2 断电模式
        3. 7.4.2.3 电源可扩展转换模式
          1. 7.4.2.3.1 连续转换模式
          2. 7.4.2.3.2 单次转换模式
    5. 7.5 编程
      1. 7.5.1  I2C 接口
      2. 7.5.2  I2C 地址
      3. 7.5.3  串行时钟 (SCL) 和串行数据 (SDA)
      4. 7.5.4  I2C 总线速度
      5. 7.5.5  I2C 数据传输协议
      6. 7.5.6  I2C 通用广播(软件复位)
      7. 7.5.7  I3C 兼容性
      8. 7.5.8  命令
        1. 7.5.8.1 RDATA (0000 0000b)
        2. 7.5.8.2 RREG (0100 rrrrb)
        3. 7.5.8.3 WREG (1000 rrrrb)
      9. 7.5.9  STATUS 标头
      10. 7.5.10 I2C CRC
      11. 7.5.11 寄存器映射 CRC
      12. 7.5.12 数据就绪 (DRDY) 引脚
      13. 7.5.13 监控新转换数据
        1. 7.5.13.1 DRDY 引脚监控
        2. 7.5.13.2 读取 DRDY 位和转换计数器
        3. 7.5.13.3 时钟计数
      14. 7.5.14 转换数据格式
  9. 寄存器
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 串行接口连接
      2. 9.1.2 在同一 I2C 总线上连接多个器件
      3. 9.1.3 未使用的输入和输出
      4. 9.1.4 器件初始化
    2. 9.2 典型应用
      1. 9.2.1 软件可配置 RTD 测量输入
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
        3. 9.2.1.3 应用性能曲线图
        4. 9.2.1.4 设计变体 — 使用两个 IDAC 实现自动引线补偿的 3 线 RTD 测量
      2. 9.2.2 使用 2 线 RTD 通过冷端补偿进行热电偶测量
      3. 9.2.3 具有温度补偿的电阻式电桥传感器测量
    3. 9.3 电源相关建议
      1. 9.3.1 电源
      2. 9.3.2 电源排序
      3. 9.3.3 电源去耦
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

时钟源

ADS1x2C14 需要一个主时钟才能运行。主时钟通过以下两种方式之一提供:

  • 内部低漂移 4.096MHz 振荡器或
  • CLK 输入引脚上的外部时钟

使用 CLK_SEL 位选择时钟源。在器件上电或器件复位后,默认情况下会选择内部主振荡器作为时钟源。

外部 CLK 输入与 AIN7/GPIO3 引脚相结合。要从内部振荡器更改为外部时钟,首先设置 GPIO3_CFG = 01b 以将 GPIO3 引脚配置为外部时钟输入,然后设置 CLK_SEL = 1b。

Δ-Σ ADC 的调制器时钟源自主时钟。时钟分频器根据所选速度模式将主时钟频率 (fCLK) 除以分频因子,以创建调制器频率 (fMOD = fCLK / DIV)。表 7-2 显示了每个速度模式的相应时钟分频器设置以及标称调制器频率。

表 7-2 时钟分频器设置
速度模式 时钟分频器
(DIV)
调制器频率
(fMOD)(1)
0 128 32kHz
1 16 256kHz
2 8 512kHz
3 4 1.024MHz
使用 fCLK = 4.096MHz 的标称时钟频率。