ZHCSSQ6 December 2025 ADS122C14
PRODUCTION DATA
GPIO3 可配置为专用 DRDY 输出引脚(GPIO3_CFG[1:0] = 10b 或 11b,GPIO3_SRC = 1b)。当转换开始时,DRDY 驱动为高电平;而当转换数据就绪时驱动为低电平,如图 7-27 所示。在传输了 MSB 转换数据的第八位后,DRDY 驱动回高电平,如图 7-25 所示。
如果新转换在 RDATA 命令字节中间或之后完成,则数据读取操作结束时 DRDY 引脚的状态会指示输出的是旧结果还是新结果。如果输出旧结果,则 DRDY 保持低电平,表示未读出新结果,如图 7-26 所示。如果 DRDY 在数据读取操作结束时为高电平,则输出的是新转换结果。
如果未读取转换数据,DRDY 会在下一个下降沿之前产生高脉冲 tW(DRH),如图 7-27 所示。
每当器件编程为在转换停止后进入待机模式(STBY_MODE 位 = 1b)时,DRDY 在转换为低电平后 4 个 tMOD 将被驱动回高电平。图 7-28 显示了使用单次转换模式进入待机模式时 DRDY 引脚行为的示例。
在此特定场景(STBY_MODE 位= 1b)中,轮询 DRDY 位或 DRDY 引脚的状态以检查转换的完成情况并不现实,因为 DRDY 引脚处于低电平的时间段。使用其他可用选项之一来确定新数据何时可用,例如 DRDY 引脚下降沿、读取转换计数器,或等待不少于转换周期的固定时长。