ZHCSQ92C
March 2022 – May 2025
AFE7903
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
规格
4.1
绝对最大额定值
4.2
ESD 等级
4.3
建议运行条件
4.4
热性能信息
4.5
发送器电气特性
4.6
射频 ADC 电气特性
4.7
PLL/VCO/时钟电气特性
4.8
数字电气特性
4.9
电源电气特性
4.10
时序要求
4.11
开关特性
4.12
典型特性
4.12.1
30 MHz 和 400 MHz 下的 RX 典型特性
4.12.2
800MHz 下的 RX 典型特性
4.12.3
1.75 GHz 至 1.9 GHz 下的 RX 典型特性
4.12.4
2.6GHz 下的 RX 典型特性
4.12.5
3.5GHz 下的 RX 典型特性
4.12.6
4.9GHz 下的 RX 典型特性
4.12.7
6.8GHz 下的 RX 典型特性
4.12.8
30 MHz 和 600 MHz 下的 TX 典型特性
4.12.9
800MHz 下的 TX 典型特性
4.12.10
1.8GHz 下的 TX 典型特性
4.12.11
2.6GHz 下的 TX 典型特性
4.12.12
3.5GHz 下的 TX 典型特性
4.12.13
4.9GHz 下的 TX 典型特性
4.12.14
7.1GHz 下的 TX 典型特性
4.12.15
PLL 和时钟典型特性
5
器件和文档支持
5.1
接收文档更新通知
5.2
支持资源
5.3
商标
5.4
静电放电警告
5.5
术语表
6
修订历史记录
7
机械、封装和可订购信息
1
特性
申请完整数据表
双通道射频采样 12GSPS 发送 DAC
双通道射频采样 3GSPS 接收 ADC
每 TX 或 RX 信号带宽上限:400MHz
射频频率范围:5MHz 至 7.4GHz
数字步进衰减器 (DSA):
TX:40dB 范围,0.125dB 步长
RX:25dB 范围,0.5dB 步长
用于 TX 和 RX 的单频带或双频带 DUC/DDC
每个 TX/RX 为 16 个 NCO
可选内部 PLL/VCO,提供 DAC 或 ADC 采样率下的 DAC/ADC 时钟或外部时钟
Sysref 对齐检测器
串行器/解串器数据接口:
可兼容 JESD204B 和 JESD204C
8 个高达 29.5Gbps 的串行器/解串器收发器
子类 1 多器件同步
封装:17mm × 17mm FCBGA,间距为 0.8mm