ZHCSQ92C March 2022 – May 2025 AFE7903
PRODUCTION DATA
TA = +25°C 时的典型值,使用标称电源。除非另有说明,否则 TX 输入数据速率 = 491.52MSPS、fDAC = 11796.48MSPS、交错模式、AOUT = –1dBFS、第一奈奎斯特区域输出、内部 PLL、fREF = 491.52MSPS、24 倍插值、DSA = 0dB、Sin(x)/x 启用和 DSA 校准
| Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 差分增益误差 = POUT(DSA 设置 - 1)- POUT(DSA 设置)+ 1 |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 差分相位误差 = PhaseOUT(DSA 设置 - 1)- PhaseOUT(DSA 设置) |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |

| 3.5GHz 匹配,1TX | ||
| 差分相位误差 = PhaseOUT(DSA 设置 - 1)- PhaseOUT(DSA 设置) |

| 3.5GHz 匹配,1TX | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |

| 3.5GHz 匹配,1TX | ||
| 差分相位误差 = PhaseOUT(DSA 设置 - 1)- PhaseOUT(DSA 设置) |

| 3.5GHz 匹配,1TX | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |
| fDAC = 11796.48MSPS,交错模式,在 3.5 GHz 条件下匹配,Aout = -13dBFS。 | ||
| fDAC = 12MSPS,外部时钟模式,非交错模式 | ||
| 20MHz 频率间隔,3.5GHz 匹配 | ||
| 50MHz 频率间隔,外部时钟模式,非交错模式 | ||
| 50MHz 频率间隔,外部时钟模式,非交错模式 | ||

| 3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |

| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 | ||
| 在 3.5GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率。低谷是由于 HD3 下降至接近直流。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 | ||
| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||
| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||
| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||

| Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 差分增益误差 = POUT(DSA 设置 - 1)- POUT(DSA 设置)+ 1 |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 差分相位误差 = PhaseOUT(DSA 设置–1)– PhaseOUT(DSA 设置)。任何 DSA 设置下都可能出现相位 DNL 峰值。 |
| 3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |

| 3.5GHz 匹配,1TX,在 25°C 下校准 | ||
| 差分相位误差 = PhaseOUT(DSA 设置 - 1)- PhaseOUT(DSA 设置) |

| 3.5GHz 匹配,1TX,在 25°C 下校准 | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |

| 3.5GHz 匹配,1TX,在 25°C 下校准 | ||
| 差分相位误差 = PhaseOUT(DSA 设置 - 1)- PhaseOUT(DSA 设置) |

| 3.5GHz 匹配,1TX,在 25°C 下校准 | ||
| 积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |
| fDAC = 12MSPS,外部时钟模式,非交错模式 | ||
| 20MHz 频率间隔,3.5GHz 匹配,单音幅度为 -13dBFS,包括 PCB 和电缆损耗 | ||

| 50MHz 频率间隔,外部时钟模式,非交错模式 | ||
| 50MHz 频率间隔,外部时钟模式,非交错模式 | ||
| 带内 = 3.75GHz ± 600MHz,fDAC = 9GSPS,外部时钟模式,非交错模式。 | ||

| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE | ||
| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 |
| 3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE | ||
| 3.5GHz 匹配,单载波 100MHz BW NR TM1.1 |
| 在 3.5 GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 | ||

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |

| 在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |

| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||
| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||

| 在 3.5GHz 条件下匹配,50MHz 频率间隔,fDAC = 12GSPS,非交错模式。 | ||
| fDAC = fCLK = 12GSPS,非交错模式。 | ||