ZHCSPE6AB
June 2000 – October 2025
SN74LVC1G06
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
开关特性:-40°C 至 +85°C
5.7
开关特性:-40°C 至 +125°C
5.8
工作特性
5.9
典型特性
参数测量信息
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
CMOS 开漏输出
6.3.2
标准 CMOS 输入
6.3.3
负钳位二极管
6.3.4
局部断电 (Ioff)
6.3.5
过压耐受输入
6.4
器件功能模式
7
应用和实施
7.1
应用信息
7.2
典型应用
7.2.1
设计要求
7.2.2
详细设计过程
7.2.3
应用曲线
7.3
电源相关建议
7.4
布局
7.4.1
布局指南
7.4.2
布局示例
8
器件和文档支持
8.1
接收文档更新通知
8.2
支持资源
8.3
商标
8.4
静电放电警告
8.5
术语表
9
修订历史记录
10
机械、封装和可订购信息
7.2.2
详细设计过程
建议的输入条件
上升时间和下降时间规格。请参阅
建议运行条件
表中的 Δt/ΔV。
指定的高电平和低电平。请参阅
建议运行条件
表中的 V
IH
和 V
IL
。
输入可耐受过压,允许它们在任何有效 V
CC
下高达
建议运行条件
表中的(V
I
最大值)。
建议的输出条件
每路输出的负载电流不应超过(I
O
最大值),且不能超过该器件的总电流(通过 V
CC
或 GND 的持续电流)。这些限值位于
绝对最大额定值
表中。
输出不应被拉至高于 5.5V。