ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
ADC12DJ3200QML-SP 使用 JESD204B 高速串行接口,可在数据转换器中将数据从 ADC 传输到接收逻辑器件。ADC12DJ3200QML-SP 串行通道能够以高达 12.8 Gbps 的速率运行,略高于 JESD204B 最大通道速率。最多可使用 16 个通道,从而降低与速度受限逻辑器件连接时的通道速率。图 1-1 显示了 JESD204B 接口协议的简化框图。
图 6-19 简化的 JESD204B 接口图JESD204B 接口中使用的各种信号和相关 ADC12DJ3200QML-SP 引脚名称在表 6-15 中进行了简要总结以供参考。
| 信号名称 | ADC12DJ3200QML-SP 引脚名称 | 说明 |
|---|---|---|
| 数据 | DA0+...DA7+、DA0–...DA7–、DB0+...DB7+、DB0–...DB7– | 8b、10b 编码后的高速串行化数据 |
| SYNC | SYNCSE、TMSTP+、TMSTP– | 链路初始化信号(握手),切换为低电平以启动代码组同步 (CGS) 过程 |
| 器件时钟 | CLK+、CLK- | ADC 采样时钟,也用于为数字逻辑和输出串行器计时。 |
| SYSREF | SYSREF+、SYSREF– | 用于确定性复位每个 JESD204B 器件中的内部本地多帧计数器的系统定时基准 |