ZHCSIC4E June 2018 – December 2025 LMX2615-SP
PRODUCTION DATA
在此模式下,VCO 校准完成后(无论校准是否成功),MUXout 引脚都会置为高电平,并且锁定检测延迟计时器会超时。在 VCO 校准期间和锁定延迟计时器超时之前,MUXout 引脚为低电平。可编程锁定检测定时器 (LD_DLY) 在 VCO 校准完成后,在锁定检测指示器被断言为高之前增加了一个额外的延迟。LD_DLY 是 16 位无符号数,对应于状态机时钟周期数的 4 倍。例如,假设 fOSC = 100MHz、CAL_CLK_DIV = 1、则状态机时钟频率 = fOSC / 2CAL_CLK_DIV = 50MHz.。如果 LD_DLY = 1000,则延迟时间等于 80µs。无论 PLL 是否实际锁定,MUXout 引脚都将保持当前状态。换句话说,如果 PLL 解除锁定,或者在当前状态为高电平时输入基准消失,则当前状态保持高电平。该锁定检测设置对于测量 VCO 校准时间非常有用。