ZHCAFF4A June 2025 – September 2025 TAS2780 , TAS2781
在此配置中,PVDDH 和 PVDDL 电源轨均在外部提供并用于 D 类开关,并且启用了 Y 桥功能。
TAS278x 器件集成了一种机制来监测传入音频流的绝对振幅,从而确定合适的电源轨:PVDDH 或 PVDDL。当音频信号超过可编程低压信号传输 (LVS) 阈值(配置为固定或相对)时,D 类级切换到电压更高的电源轨 (PVDDH) 以防止信号削波。如果信号保持低于该阈值的时间长于由 LVS_HYS[3:0] 寄存器位定义的磁滞持续时间,则放大器转换至低压电源轨 (PVDDL) 以省电。当信号再次超过阈值时,电源会切换回 PVDDH。
默认情况下,LVS 阈值设置为与 PVDDL 电压相对 (LVS_DET = 1)。使用 LVS_RTH[3:0] 寄存器位配置相对阈值电平,默认值为 0.7V。也可以设置 LVS_DET = 0 启用由 LVS_FTH[4:0] 寄存器位定义的固定 LVS 阈值。LVS 阈值以输出信号电平为参考,以 dBFS 表示。
放大器从 PVDDL 切换到 PVDDH 时的相对阈值电压计算如下:
相对阈值 (Vp) = (PVDDL × D 类效率 – 相对阈值余量)/拐点因子
其中:
例如,对于 PVDDL = 5V,Y 桥开关的相对阈值 = (5 × 0.85–0.7)/1.2 = 2.96Vp
这种智能电源轨切换机制使 Y 桥架构能够保持音频性能,同时显著提高电源效率,尤其是在较低的输出电平下。
| 地址 | 字段 [位] | 类型 | 复位 | 说明 |
|---|---|---|---|---|
| 0x37 | LVS_DET[7] | RW | A8h | PWR_MODE1 的 LVS 检测阈值: 0h = 固定 1h = 相对于 PVDDL 电压(默认) |
| 0x37 | LVS_FTH[4:0] | RW | A8h | PWR_MODE1 的 LVS 固定阈值: CDS_MODE=0h 00h = -18.5dBFS 01h = -18.25dBFS ….….... 08h = -16.5dBFS(默认) ….….... 1Eh = -11dBFS 1Fh = -10.75dBFS |
| 0x6A | LVS_RTH[3:0] | RW | 12h | PWR_MODE1 的 LVS 相对阈值余量:CDS_MODE=0h 0h = 0.5V 1h = 0.6V 2h = 0.7V(默认) ….….….…. Eh = 1.9V Fh = 2V |
| 0x36 | LVS_HYST[3:0] | RW | ADh | PVDDH 至 PVDDL 磁滞时间(PWR_MODE1 和 PWR_MODE2) 0h - 9h = 保留 Ah = 1ms Bh = 10ms Ch = 20ms Dh = 50ms(默认) Eh = 75ms Fh = 100ms *对于采样率 fs < 48ksps,用上面的值乘以 48/fs |
| 0x14-0x17 | CLASSD_EFF[31:0] | RW | 6CCCCCCCh | D 类效率设置为 EFF(%) 值 dec2hex [round (EFF*2^31)] |