ZHCAF31B March   2025  – October 2025 AM62L , TPS65214

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2电源管理 IC (PMIC) 概述
  6. 3低功耗模式和电源优化
    1. 3.1 PDN#1:针对 BOM 尺寸和成本优化电源设计
    2. 3.2 PDN#2:针对最低挂起功耗优化的电源设计
    3. 3.3 PDN#3:完全灵活的电源设计
    4. 3.4 PDN#4:DDR4 的电源实现方案
  7. 4上电序列
  8. 5下电序列
  9. 6总结
  10. 7参考资料
  11.   A 附录 A:PDN#1 的分立式电源实现方案
  12.   B 修订历史记录

低功耗模式和电源优化

AM62L 提供以下几种低功耗模式:仅 RTC、RTC + IO + DDR、DeepSleep 和待机。有关每种低功耗模式和支持的唤醒源的详细说明,请参阅 AM62L 技术参考手册的“电源”部分。总体来说,在仅 RTC 期间,RTC 电源轨 (VDDS_RTC / VDD_RTC) 保持开启状态,其余电源轨将关闭。在 RTC + IO + DDR 期间,主内核 (VDD_CORE) 和 1.8V 模拟 (VDDA) 关闭,其余电源轨保持开启状态。而在 DeepSleep 和待机时,所有外部电源轨都保持开启状态。表 3-1 显示了三个 PDN,用于根据所需的低功耗模式为 AM62L+LPDDR4 供电,实现不同的功率优化。此表还包括一个用于 DDR4 电源实现的 PDN。

对于不使用低功耗模式的应用:如果 3.3V 总 IO 电流低于 500mA,建议使用 PDN#1。如果 3.3V 总 IO 电流高于 500mA,建议使用 PDN#2。

表 3-1 AM62L 供电网络 (PDN)
电源优化 内存 支持的低功耗模式
仅限 RTC RTC + IO + DDR DeepSleep 待机
最低 BOM 尺寸、成本 (PDN#1) (1) LPDDR4
最低挂起功耗 (PDN#2)(2) LPDDR4
完全灵活的设计 (PDN#3)(2) LPDDR4
DDR4 电源示意图 (PDN#4)(3) DDR4
PDN#1 使用自定义 PMIC 配置,可应要求为大批量应用提供。
PDN#2 和 PDN#3 使用 TPS6521401 PMIC 配置。
PDN#4 使用 TPS6521402 PMIC 配置。