ZHCAF31B March   2025  – October 2025 AM62L , TPS65214

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2电源管理 IC (PMIC) 概述
  6. 3低功耗模式和电源优化
    1. 3.1 PDN#1:针对 BOM 尺寸和成本优化电源设计
    2. 3.2 PDN#2:针对最低挂起功耗优化的电源设计
    3. 3.3 PDN#3:完全灵活的电源设计
    4. 3.4 PDN#4:DDR4 的电源实现方案
  7. 4上电序列
  8. 5下电序列
  9. 6总结
  10. 7参考资料
  11.   A 附录 A:PDN#1 的分立式电源实现方案
  12.   B 修订历史记录

PDN#3:完全灵活的电源设计

本节中介绍的供电网络 (PDN) 提供了一种灵活的 PMIC + 分立式电源设计,可支持所有 SoC 低功耗模式。此 PDN 通过将 VDDS_RTC (1.8V) 和 VDD_RTC (0.75V) 与其余电源轨隔离开来,从而支持仅 RTC 低功耗模式。通过为 RTC 域提供常开型分立式器件,可以在仅 RTC 低功耗模式期间,关闭整个 PMIC 和外部 3.3V 分立式器件,同时仅保持 RTC 电源轨开启,以此显著降低功耗。当进入仅 RTC 低功耗模式时,AM62L PMIC_LPM_EN 信号会将 PMIC 使能引脚驱动为低电平。图 3-6 所示为 PMIC + 分立式电源的实现方案。

亮点:

  • 此 PDN 可通过 TPS6521401 PMIC 实现(即 AM62L EVM 中使用的 PMIC OTP 配置)。
  • 支持 所有 AM62L 低功耗模式。
  • BOM 尺寸极其依赖于针对 RTC 电源轨和 3.3 IO 所选择的分立器件。
  • 使用 3.3V 输入电源(更低功耗)时,会使用外部 3.3V 电源开关。示例 IC:TPS22954。
  • 当使用 4V–5V 输入电源时,需要使用外部 3.3V DCDC。示例 IC:TPS62A01。
  • 外部 3.3V 离散电流额定值可根据 3.3V IO 所需的总电流来扩展。
 AM62L 完全灵活的 PDN图 3-6 AM62L 完全灵活的 PDN
注: 连接到 VDDA_3P3_SDIO 的电源开关是可选的,仅在应用中使用 SD 卡时才需要。VPP 1.8V LDO 是可选的,仅在需要板载 eFuse 编程时才需要。

图 3-7 展示了 PDN#3 的 SoC 和 PMIC 之间的数字连接。图中还显示了需要外部上拉电阻器的数字信号。当进入仅 RTC 低功耗模式时,SoC PMIC_LPM_EN0 会驱动 PMIC 使能引脚 (EN/PB/VSENSE) 以关闭 PMIC。为 RTC 电源轨供电的分立式 LDO 的电源正常信号组合起来,可驱动 RTC_PORz。此外,如果在外部分立式 LDO 上检测到故障,两个上电复位之间的漏极开路缓冲器允许将 PORz 拉低并使 SoC 保持复位状态。PMIC nRSTOUT、3.3V IO 的电源正常信号和漏极开路缓冲器的输出,可驱动主 SoC 复位 (PORz)。

 SoC - PDN#3 的 PMIC 数字连接图 3-7 SoC - PDN#3 的 PMIC 数字连接
注: PMIC_LPM_EN0 不需要外部上拉电阻器;SoC 具有一个内部上拉电阻器,可以在 VDDS_RTC 通电时将信号驱动为高电平。PORz 可耐受 3.3V 电压,并且只要 VDDS_OSC0 通电,外部上拉电阻器就可以连接到 1.8V 电源或 3.3V 电源。