ZHCAED5A August 2024 – September 2025 OPA2990
确定电流路径的电阻值大小时,先从 R5 开始,阻值越低,余量越小,但 U2 输入也更接近电源,这可能会违反输入共模。R5=49.9Ω 是合理的选择。
R4:R5 的比值决定了 M1 中的电流与 M2 中的输出电流之比。较低的中间电流(在 M1 中)会产生较低的电流消耗,但会增加输出噪声并降低动态性能。由于选择了 1:10 的比率,因此 R4=499Ω。
确定最大 I(M1)=2mA 后,得到 R3=1.24kΩ。
R12=10kΩ 用于上拉 M2 栅极,而 C2=C3=200pF 用于补偿 U1 和 U2。
M2 的选择取决于假设的最大功耗 24V×20mA(约为 0.5W)以及预期的最大 Vce 电压(即需要大于 40V 的器件)。在此电路中可使用 DMP6110SVT-7 1.2W、60V PMOS。M1 的选择不太重要。我们选择的是 PMV88ENEAR 0.6W、60V NMOS。
对于电压模式,选择 R7、R8 和 R9 的原则是:最大限度降低功耗但不增加输出噪声。因此,选择了 R8=34kΩ、R7=11.3kΩ 和 R9=8.45kΩ。