ZHCAC11B July   2018  – January 2023 TPS50601-SP , TPS50601A-SP , TPS7H1101-SP , TPS7H1101A-SP , TPS7H3301-SP , TPS7H4001-SP

 

  1.   摘要
  2.   商标
  3. 1RTG4 电气规格
  4. 2RTG4 上电和断电要求
  5. 3展示航天级 TI 解决方案
    1. 3.1 建议的基础方案
    2. 3.2 设置
    3. 3.3 结果
  6. 4总结
  7. 5参考文献
  8. 6修订历史记录

RTG4 电气规格

RTG4 的所有规格均来自 Microsemi(RTG4 FPGS 数据表(修订版 4)[3] 和应用报告 [4])。

表 1-1 RTG4 电气规格
符号 参数 最小值 典型值 最大值 单位
VDD 直流 FPGA 内核电源电压。必须始终为此引脚供电。 1.14 1.2 1.26 V
VPP 电荷泵的电源(用于正常运行和编程)。必须始终为此引脚供电。 3.15 3.3 3.45 V
VDDPLL 为八个角 PLL 供电,SERDES PCIe/PCS 块中的 PLL 和 FDDR PLL。 3.15 3.3 3.45 V
SERDES_x_Lyz_VDDAIO Tx/Rx 模拟 I/O 电压。SERDES_x 通道 y 和通道 z 的低压电源。是 +1.2V SERDES PMA 电源。 1.14 1.2 1.26 V
SERDES_x_Lyz_VDDAPLL SERDES_x PLL 通道 yz 的模拟电源。是 +2.5V SERDES 内部 PLL 电源。 2.375 2.5 2.625 V
SERDES_VDDI 为 SERDES 参考时钟接收器供电,1.8V 电源。必须始终为此引脚供电。 1.71 1.8 1.89 V
为 SERDES 参考时钟接收器供电,2.5V 电源。必须始终为此引脚供电。 2.375 2.5 2.625
为 SERDES 参考时钟接收器供电,3.3V 电源。必须始终为此引脚供电。 3.15 3.3 3.45
SERDES_VREF SERDES 接收器参考时钟的参考电压。 0.49 × SERDES_VDDI 0.5 × SERDES_VDDI 0.51 × SERDES_VDDI V
VDDIx 用于 FPGA I/O 组的 1.2V 直流电源电压。 1.14 1.2 1.26 V
用于 FPGA I/O 组的 1.5V 直流电源电压。 1.425 1.5 1.575
用于 FPGA 和 JTAG I/O 组的 1.8V 直流电源电压。 1.71 1.8 1.89
用于 FPGA 和 JTAG I/O 组的 2.5V 直流电源电压。 2.375 2.5 2.625
用于 FPGA 和 JTAG I/O 组的 3.3V 直流电源电压。 3.15 3.3 3.45
用于 LVDS25 差分 I/O 组的直流电源电压。 2.375 2.5 2.625
用于 LVDS33 差分 I/O 组的直流电源电压。 3.15 3.3 3.45
用于 BLVDS、MLVDS、Mini-LVDS、RSDS 差分 I/O 组的直流电源电压。 2.375 2.5 2.625
用于 LVPECL 差分 I/O 组的直流电源电压。 3.15 3.3 3.45