ZHCSC13C November   2013  – June 2024 UCC27524A-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 说明(续)
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 时序图
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 工作电源电流
      2. 7.3.2 输入级
      3. 7.3.3 使能功能
      4. 7.3.4 输出级
    4. 7.4 低传播延迟和紧密匹配的输出
    5. 7.5 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 VDD 和欠压锁定
        2. 8.2.2.2 驱动电流和功率损耗
      3. 8.2.3 应用曲线
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
    3. 10.3 散热注意事项
  12. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 第三方产品免责声明
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

除非另有说明,否则 VDD = 12V,TA = TJ = –40°C 至 150°C,VDD 和 GND 之间连接 1µF 电容器,并且输出上没有负载。典型条件规格均在 25°C 下测得。
参数 测试条件 最小值 典型值 最大值 单位
偏置电流
IVDDq VDD 静态电源电流 VINx = 3.3V,VDD = 3.4V,ENx = VDD 300 450 μA
IVDD VDD 静态电源电流 VINx = 3.3V,ENx = VDD 0.6 1.0 mA
IVDD VDD 静态电源电流 VINx = 0V,ENx = VDD 0.7 1.0 mA
IVDDO VDD 工作电流 fSW = 1000kHz,ENx = VDD,VINx = 0V 至 3.3V PWM 3.2 3.8 mA
IDIS VDD 禁用电流 VINx = 3.3V,ENx = 0V 0.8 1.1 mA
欠压锁定 (UVLO)
VVDD_ON VDD UVLO 上升阈值 3.8 4.1 4.4 V
VVDD_OFF VDD UVLO 下降阈值 3.5 3.8 4.1 V
VVDD_HYS VDD UVLO 迟滞 0.3 V
输入(INA、INB)
VINx_H 输入信号高阈值 输出高电平,ENx = HIGH 1.8 2 2.3 V
VINx_L 输入信号低阈值 输出低电平,ENx = HIGH 0.8 1 1.2 V
VINx_HYS 输入信号迟滞 1 V
RINx INx 引脚下拉电阻 INx = 3.3V 120
使能(ENA、ENB)
VENx_H 使能信号高电平阈值 输出高电平,INx = HIGH 1.8 2 2.3 V
VENx_L 使能信号低电平阈值 输出低电平,INx = HIGH 0.8 1 1.2 V
VENx_HYS 使能信号迟滞 1 V
RENx EN 引脚上拉电阻 ENx = 0V 200
输出(OUTA、OUTB)
ISRC(1) 峰值输出拉电流 VDD = 12V,CVDD = 10µF,CL = 0.1µF,f = 1kHz 5 A
ISNK(1) 峰值输出灌电流 VDD = 12V,CVDD = 10µF,CL = 0.1µF,f = 1kHz -5 A
ROH(2) 上拉电阻 IOUT = –50mA,请参阅节 7.3.4 5 8.5
ROL 下拉电阻 IOUT = 50mA 0.6 1.1
未经量产测试的参数。
此表中的输出上拉电阻是一个直流测量值,它仅测量 PMOS 结构的电阻,而不是 N 沟道结构的电阻。