ZHCSQ99A March   2023  – April 2023 TPSF12C3

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 器件比较表
  7. 引脚配置和功能
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD Ratings
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 系统特性
    7. 7.7 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能模块图
    3. 8.3 特性说明
      1. 8.3.1 有源 EMI 滤波
        1. 8.3.1.1 原理图
      2. 8.3.2 电容放大
      3. 8.3.3 集成线路抑制滤波器
      4. 8.3.4 补偿
      5. 8.3.5 远程启用
      6. 8.3.6 电源电压 UVLO 保护
      7. 8.3.7 热关断保护
    4. 8.4 器件功能模式
      1. 8.4.1 关断模式
      2. 8.4.2 运行模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计 1 – 适用于电网基础设施应用的 AEF 电路
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1 检测电容器
          2. 9.2.1.2.2 注入电容器
          3. 9.2.1.2.3 补偿网络
          4. 9.2.1.2.4 注入网络
          5. 9.2.1.2.5 浪涌保护
        3. 9.2.1.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 第三方产品免责声明
      2. 10.1.2 开发支持
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

以下列表总结了用于优化 AEF 性能的 PCB 布局和元件放置基本指南。图 9-9图 9-10 显示了 TPSF12C3 电路的推荐布局,尤其是 IC 和小信号元件的优化布局和布线。图 9-11 显示了一个三相四线滤波器电路板设计示例,其中包含 CM 扼流圈、X 电容器、Y 电容器、保护元件(压敏电阻和 X 电容器放电电阻)和 AEF 电路。

  • 将检测和注入电容器放置在 CM 扼流圈之间,靠近将注入信号耦合到其他电源线的 X 电容器。避免将元件放置在靠近 CM 扼流圈绕组的位置,否则可能导致与检测和注入电容器的寄生耦合。
  • 在高压和低压布线之间保持足够的间隙间距。例如,图 9-11 从电源线(火线和零线)到机箱接地的覆铜间距为 150mil (3.8mm)。
  • 使检测线路 S1、S2、S3 和 S4 远离 INJ 线路。避免检测布线和注入布线之间的耦合。
  • TPSF12C3 和滤波器电路板之间使用牢固的接地连接。尽可能地减少从 AEF 电路返回到电路板上机箱接地连接的寄生电感。
  • 在靠近 VDD 和 IGND 的位置放置一个陶瓷电容器。尽可能地减小到 VDD 和 IGND 引脚的环路面积。
  • 将补偿网络元件放置在靠近 COMP1 和 COMP2 引脚的位置。通过将元件 RG、CG1 和 CG2 放置在靠近 COMP 引脚的位置,降低反馈补偿网络路径的噪声灵敏度。COMP2 是 AEF 放大器的反相输入,代表对噪声敏感的高阻抗节点。
  • 提供足够大的 PCB 面积,以实现适当的散热。使用足够的铜面积来实现低的热阻抗。为 TPSF12C3 提供足够的散热,以将结温保持在 150°C 以下。顶部接地平面是一个重要的散热区域。使用多个散热过孔将 REFGND(引脚 9)和 IGND(引脚 14)连接到其他层上的接地覆铜区。