ZHCSYN0 July 2025 TPLD2001
ADVANCE INFORMATION
当配置为频率比较器 (FCMP) 时,该宏单元将指示输入信号比 DATA 指定的周期快还是慢。器件启动后该宏单元的初始输出值也可配置为绕过初始电平、初始低电平或初始高电平。频率比较器复位时的边沿由边沿选择参数决定,可配置为:
上升:IN 的上升沿会触发并复位频率比较器。
下降:IN 的下降沿会触发并复位频率比较器。
两者:IN 的上升沿会触发频率比较器开始计数,IN 的下降沿会复位频率比较器。
接收到触发信号后,使用额外的 2 个时钟周期来同步 IN 和具有 CLK 的计数器,然后计数器在 CLK 的下一个上升沿开始从 DATA 递减。
如果内部计数器达到 0,FCMP 宏单元将输出低电平信号,表示输入频率比 DATA 慢。否则,如果计数器在达到 0 之前通过复位而中断,FCMP 宏单元将输出高电平信号,表示 IN 上的信号更快。
图 7-19 展示了与边沿选择参数相关的 FCMP 宏单元工作原理示例。