放置在 USB 连接器附近时,由于低 IO 电容和超低泄漏电流规格,TPD4E001 ESD 解决方案在正常运行期间几乎不会或不会发生信号失真。TPD4E001 确保核心电路受到保护,以及系统在发生 ESD 冲击时能够正常运作。为了确保正常运行,必须遵循以下布局/设计指南:
- 将 TPD4E001 解决方案放置在靠近连接器的位置。这样,TPD4E001 就可以在 ESD 冲击造成的能量到达系统板的内部电路之前使其消失。
- 将一个 0.1μF 的电容器放置在靠近 VCC 引脚的位置。这可限制在 ESD 冲击事件期间,IO 引脚上发生任何瞬时电压浪涌。
- 确保对 VCC 和 GND 环路进行足够的金属化处理。在正常运行期间,TPD4E001 会消耗一定 nA 的泄漏电流。但在 ESD 事件期间,VCC 和 GND 的电流可能在 15A 至 30A 之间,具体取决于 ESD 级别。足够的电流路径可确保与 ESD 冲击相关的所有能量实现安全放电。
- 让未使用的 IO 引脚保持悬空。在这个保护两个 USB 端口的示例中,没有 IO 引脚处于未使用状态。
- VCC 引脚可通过两种不同的方式进行连接:
- 如果 VCC 引脚连接到系统电源,TPD4E001 将作为瞬态抑制器抑制任何高于 VCC + VF 的信号摆幅。建议在器件 VCC 引脚上使用 0.1μF 的电容器来实现 ESD 旁路。
- 如果 VCC 引脚未连接至系统电源,TPD4E001 可以承受更高的信号摆幅(最高 10V)。请注意,仍建议在 VCC 引脚上使用 0.1μF 的电容器来实现 ESD 旁路。