ZHCSVS1 April 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
ADVANCE INFORMATION
请参考 PDF 数据表获取器件具体的封装图。
表 6-6 列出了不同时钟源和频率下所需的最低闪存等待状态。等待状态是寄存器 FRDCNTL[RWAIT] 中设置的值。
CPUCLK (MHz) | 等待状态 (FRDCNTL[RWAIT](1)) |
---|---|
120 < CPUCLK ≤ 150 | 3 |
80 < CPUCLK ≤ 120 | 2 |
0 < CPUCLK ≤ 80 | 1 |
F28P55x 器件具有经改进的 128 位预取缓冲器,可在不同等待状态下提供更高的闪存代码执行效率。图 6-17 和图 6-18 展示了该系列器件与采用 64 位预取缓冲器的上一代器件在不同等待状态设置下的典型效率比较情况。使用预取缓冲器时的等待状态执行效率将取决于应用软件中存在的分支数量。此处提供了线性代码和 if-then-else 代码的两个示例。
主阵列闪存编程必须与 64 位地址边界对齐,并且每个 64 位字在每个写/擦除周期只能编程一次。