ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 通用 | ||||||
| 分辨率 | 12 | 位 | ||||
| 负载调整率 | -1 | 1 | mV/V | |||
| 毛刺脉冲能量 | 1.5 | V-ns | ||||
| 电压输出稳定时间满量程 | 在 0.3V 至 3V 切换后稳定到 2LSB | 2 | µs | |||
| 电压输出稳定时间第 1/4 满量程 | 在 0.3V 至 0.75V 切换后稳定到 2LSB | 1.6 | µs | |||
| 电压输出压摆率 | 从 0.3V 到 3V 转换的压摆率 | 2.8 | 4.5 | V/µs | ||
| 负载瞬态的稳定时间(6) | 5kΩ 负载 | 328 | ns | |||
| 1kΩ 负载 | 557 | ns | ||||
| 基准输入电阻(2) | VDAC 或 VREFHI | 160 | 200 | 240 | kΩ | |
| TPU | 上电时间 | 外部基准模式 | 500 | µs | ||
| 内部基准模式 | 5000 | µs | ||||
| 直流特性 | ||||||
| 偏移 | 偏移量误差 | 中点 | -10 | 10 | mV | |
| Gain | 增益误差(3) | -2.5 | 2.5 | FSR 百分比 | ||
| DNL | 微分非线性(4) | 已更正端点 | -1 | ±0.4 | 1 | LSB |
| INL | 积分非线性 | 已更正端点 | –5 | ±2 | 5 | LSB |
| 交流特性 | ||||||
| 输出噪声 | 从 100Hz 到 100kHz 的积分噪声 | 600 | µVrms | |||
| 10kHz 时的噪声密度 | 800 | nVrms/√Hz | ||||
| SNR | 信噪比 | 1kHz,200KSPS | 64 | dB | ||
| THD | 总谐波失真 | 1kHz,200KSPS | -64.2 | dB | ||
| SFDR | 无杂散动态范围 | 1kHz,200KSPS | 66 | dB | ||
| SINAD | 信噪比和失真比 | 1kHz,200KSPS | 61.7 | dB | ||
| PSRR | 电源抑制比(5) | 直流 | 70 | dB | ||
| 100kHz | 30 | dB | ||||
VDAC 引脚必须保持低于 VDDA + 0.3V,以确保正常运行。如果 VDAC 引脚超过此电平,可能会激活阻塞电路,并且 VDAC 的内部值可能会在内部浮动至 0V,从而导致 DAC 输出不正确。
VREFHI 引脚必须保持低于 VDDA + 0.3V,以确保正常工作。如果 VREFHI 引脚超过此电平,可能会激活阻塞电路,并且 VREFHI 的内部值可能会在内部浮动至 0V,从而导致 ADC 转换或 DAC 输出不正确。