图 4-1 TLV9041-Q1 DBV 封装,
5 引脚 SOT-23(1)
顶视图
图 4-2 TLV9041-Q1 DCK 封装,
5 引脚 SC70(1)
顶视图表 4-1 引脚功能:TLV9041-Q1
| 引脚 |
I/O |
说明 |
| 名称 |
SOT-23 |
SC70 |
| IN– |
4 |
3 |
I |
反相输入 |
| IN+ |
3 |
1 |
I |
同相输入 |
| OUT |
1 |
4 |
O |
输出 |
| V– |
2 |
2 |
I 或 — |
负(低)电源或接地(对于单电源供电) |
| V+ |
5 |
5 |
I |
正(高)电源 |
(1) TLV9041-Q1 封装仅为预发布状态。
图 4-3 TLV9042-Q1 D、PW 和 DGK 封装,
8 引脚 SOIC、TSSOP 和 VSSOP(1)
顶视图表 4-2 引脚功能:TLV9042-Q1| 引脚 | I/O | 说明 |
|---|
| 名称 | 编号 |
|---|
| IN1– | 2 | I | 反相输入,通道 1 |
| IN1+ | 3 | I | 同相输入,通道 1 |
| IN2– | 6 | I | 反相输入,通道 2 |
| IN2+ | 5 | I | 同相输入,通道 2 |
| OUT1 | 1 | O | 输出,通道 1 |
| OUT2 | 7 | O | 输出,通道 2 |
| V– | 4 | I | 负(低)电源或接地(对于单电源供电) |
| V+ | 8 | I | 正(高)电源 |
(1) TLV9042-Q1 封装仅为预发布状态。
图 4-4 TLV9044-Q1 D、PW 和 DYY 封装,
14 引脚 SOIC、TSSOP 和 SOT-23(1)
顶视图表 4-3 引脚功能:TLV9044-Q1| 引脚 | I/O | 说明 |
|---|
| 名称 | 编号 |
|---|
| IN1– | 2 | I | 反相输入,通道 1 |
| IN1+ | 3 | I | 同相输入,通道 1 |
| IN2– | 6 | I | 反相输入,通道 2 |
| IN2+ | 5 | I | 同相输入,通道 2 |
| IN3– | 9 | I | 反相输入,通道 3 |
| IN3+ | 10 | I | 同相输入,通道 3 |
| IN4– | 13 | I | 反相输入,通道 4 |
| IN4+ | 12 | I | 同相输入,通道 4 |
| NC | — | — | 无内部连接 |
| OUT1 | 1 | O | 输出,通道 1 |
| OUT2 | 7 | O | 输出,通道 2 |
| OUT3 | 8 | O | 输出,通道 3 |
| OUT4 | 14 | O | 输出,通道 4 |
| V– | 11 | I 或 — | 负(低)电源或接地(对于单电源供电) |
| V+ | 4 | I | 正(高)电源 |
(1) D (SOIC) 和 DYY (SOT-23) 封装仅为预发布状态。