ZHCSE91C September   2015  – June 2017 TL16C752D

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 说明 (续)
  6. Pin Configurations and Function
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements
    7. 7.7 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagrams
    3. 8.3 Feature Description
      1. 8.3.1 Functional Description
        1. 8.3.1.1  Trigger Levels
        2. 8.3.1.2  Hardware Flow Control
        3. 8.3.1.3  Auto-RTS
        4. 8.3.1.4  Auto-CTS
        5. 8.3.1.5  Software Flow Control
        6. 8.3.1.6  Software Flow Control Example
        7. 8.3.1.7  Reset
        8. 8.3.1.8  Interrupts
        9. 8.3.1.9  Interrupt Mode Operation
        10. 8.3.1.10 Polled Mode Operation
        11. 8.3.1.11 Break and Timeout Conditions
        12. 8.3.1.12 Programmable Baud Rate Generator
    4. 8.4 Device Functional Modes
      1. 8.4.1 DMA Signaling
        1. 8.4.1.1 Single DMA Transfers (DMA Mode0 or FIFO Disable)
        2. 8.4.1.2 Block DMA Transfers (DMA Mode 1)
      2. 8.4.2 Sleep Mode
    5. 8.5 Register Maps
      1. 8.5.1  Principals of Operation
      2. 8.5.2  Receiver Holding Register (RHR)
      3. 8.5.3  Transmit Holding Register (THR)
      4. 8.5.4  FIFO Control Register (FCR)
      5. 8.5.5  Line Control Register (LCR)
      6. 8.5.6  Line Status Register (LSR)
      7. 8.5.7  Modem Control Register (MCR)
      8. 8.5.8  Modem Status Register (MSR)
      9. 8.5.9  Interrupt Enable Register (IER)
      10. 8.5.10 Interrupt Identification Register (IIR)
      11. 8.5.11 Enhanced Feature Register (EFR)
      12. 8.5.12 Divisor Latches (DLL, DLH)
      13. 8.5.13 Transmission Control Register (TCR)
      14. 8.5.14 Trigger Level Register (TLR)
      15. 8.5.15 FIFO Ready Register
      16. 8.5.16 Alternate Function Register (AFR)
      17. 8.5.17 RS-485 Mode
      18. 8.5.18 IrDA Overview
      19. 8.5.19 IrDA Encoder Function
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Examples
  12. 12器件和文档支持
    1. 12.1 社区资源
    2. 12.2 商标
    3. 12.3 静电放电警告
    4. 12.4 Glossary
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 与 TL16C2550 引脚兼容,可通过 改进的先入先出 (FIFO) 寄存器 提供增强功能
  • 支持 1.62V 至 5.5V 的宽电源电压范围
    • 5V 时为 3Mbps(48MHz 振荡器输入时钟)
    • 3.3V 时为 3Mbps(48MHz 振荡器输入时钟)
    • 2.5V 时为 1.5Mbps(24MHz 振荡器输入时钟)
    • 1.8V 时为 1Mbps(16MHz 振荡器输入时钟)
  • 运行温度范围为 –40°C 至 85°C
  • 64 字节发送/接收 FIFO
  • 可通过软件选择的波特率发生器
  • 用于直接存储器存取 (DMA)、中断生成以及软件或硬件流控制的可编程且可选的发送和接收 FIFO 触发电平
  • 软件/硬件流控制
    • 可编程的 Xon 和 Xoff 字符,可选“Xon 任意”(Xon Any) 字符
    • 可编程的自动请求发送 (RTS) 和自动清除发送 (CTS) 调制解调器控制功能(CTS、RTS、数据准备就绪 (DSR)、数据终端就绪 (DTR)、振铃指示器 (RI) 和载波检测 (CD))
  • DMA 信号传输功能,用于 PN 封装中的数据发送与接收
  • RS-485 模式支持
  • 红外数据协会 (IrDA) 功能
  • 可编程休眠模式
  • 可编程串行接口特性
    • 5、6、7 或 8 位字符,可生成 1、1.5 或 2 个停止位
    • 偶校验、奇校验或无奇偶校验位生成与检测
  • 错误启动位和线路中断检测
  • 内部测试和环回功能
  • SC16C752B 和 XR16M752 引脚兼容其他增强功能

应用

  • 车用信息娱乐
  • 移动设备
  • 通信设备
  • 白色家电
  • 工业计算

说明

TL16C752D 是一款双路通用异步收发器 (UART),具有 64 字节 FIFO 以及自动硬件和软件流控制功能,数据传输速率最高可达 3Mbps。该器件具备增强 功能的磁场感测解决方案。该器件具有一个传输字符控制寄存器 (TCR),可存储接收到的 FIFO 阈值电平,从而在硬件和软件流控制过程中启动或停止传输。

凭借 FIFO RDY 寄存器,软件只需执行单次访问即可获得两个端口的 TXRDY 或 RXRDY 状态。片上状态寄存器可为用户提供错误指示、运行状态以及调制解调器接口控制。可根据用户要求定制系统中断。内部环回功能支持板上诊断。TL16C752D 整合了两个 UART 的功能,每个 UART 都有自己的寄存器集和 FIFO。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
TL16C752D TQFP (48) 7.00mm x 7.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

框图

TL16C752D fbd_sllsen8.gif