ZHCSPL7A December   2023  – January 2025 TAC5212

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求:I2C 接口
    7. 6.7  开关特性:I2C 接口
    8. 6.8  时序要求:SPI 接口
    9. 6.9  开关特性:SPI 接口
    10. 6.10 时序要求:TDM、I2S 或 LJ 接口
    11. 6.11 开关特性:TDM、I2S 或 LJ 接口
    12. 6.12 时序要求:PDM 数字麦克风接口
    13. 6.13 开关特性:PDM 数字麦克风接口
    14. 6.14 时序图
    15. 6.15 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  串行接口
        1. 7.3.1.1 控制串行接口
        2. 7.3.1.2 音频串行接口
          1. 7.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 7.3.1.2.2 IC 间音频 (I2S) 接口
          3. 7.3.1.2.3 左对齐 (LJ) 接口
        3. 7.3.1.3 通过共享总线使用多个器件
      2. 7.3.2  锁相环 (PLL) 和时钟生成
      3. 7.3.3  输入通道配置
      4. 7.3.4  输出通道配置
      5. 7.3.5  基准电压
      6. 7.3.6  可编程麦克风偏置
      7. 7.3.7  数字 PDM 麦克风录音通道
      8. 7.3.8  增量 ADC (IADC) 模式
      9. 7.3.9  信号链处理
        1. 7.3.9.1 ADC 信号链
          1. 7.3.9.1.1  6 至 4 输入选择多路复用器 (6:4 MUX)
          2. 7.3.9.1.2  可编程通道增益和数字音量控制
          3. 7.3.9.1.3  可编程通道增益校准
          4. 7.3.9.1.4  可编程通道相位校准
          5. 7.3.9.1.5  可编程数字高通滤波器
          6. 7.3.9.1.6  可编程数字双二阶滤波器
          7. 7.3.9.1.7  可编程通道加法器和数字混频器
          8. 7.3.9.1.8  可配置数字抽取滤波器
            1. 7.3.9.1.8.1 线性相位滤波器
              1. 7.3.9.1.8.1.1 采样速率:8kHz 或 7.35kHz
              2. 7.3.9.1.8.1.2 采样速率:16kHz 或 14.7kHz
              3. 7.3.9.1.8.1.3 采样速率:24kHz 或 22.05kHz
              4. 7.3.9.1.8.1.4 采样速率:32kHz 或 29.4kHz
              5. 7.3.9.1.8.1.5 采样速率:48kHz 或 44.1kHz
              6. 7.3.9.1.8.1.6 采样速率:96kHz 或 88.2kHz
              7. 7.3.9.1.8.1.7 采样速率:192kHz 或 176.4kHz
            2. 7.3.9.1.8.2 低延迟滤波器
              1. 7.3.9.1.8.2.1 采样速率:24kHz 或 22.05kHz
              2. 7.3.9.1.8.2.2 采样速率:32kHz 或 29.4kHz
              3. 7.3.9.1.8.2.3 采样速率:48kHz 或 44.1kHz
              4. 7.3.9.1.8.2.4 采样速率:96kHz 或 88.2kHz
              5. 7.3.9.1.8.2.5 采样速率:192kHz 或 176.4kHz
            3. 7.3.9.1.8.3 超低延迟滤波器
              1. 7.3.9.1.8.3.1 采样速率:24kHz 或 22.05kHz
              2. 7.3.9.1.8.3.2 采样速率:32kHz 或 29.4kHz
              3. 7.3.9.1.8.3.3 采样速率:48kHz 或 44.1kHz
              4. 7.3.9.1.8.3.4 采样速率:96kHz 或 88.2kHz
              5. 7.3.9.1.8.3.5 采样速率:192kHz 或 176.4kHz
          9. 7.3.9.1.9  自动增益控制器 (AGC)
          10. 7.3.9.1.10 语音活动检测 (VAD)
          11. 7.3.9.1.11 超声波活动检测 (UAD)
        2. 7.3.9.2 DAC 信号链
          1. 7.3.9.2.1 可编程通道增益和数字音量控制
          2. 7.3.9.2.2 可编程通道增益校准
          3. 7.3.9.2.3 可编程数字高通滤波器
          4. 7.3.9.2.4 可编程数字双二阶滤波器
          5. 7.3.9.2.5 可编程数字混频器
          6. 7.3.9.2.6 可配置数字内插滤波器
            1. 7.3.9.2.6.1 线性相位滤波器
              1. 7.3.9.2.6.1.1 采样速率:8kHz 或 7.35kHz
              2. 7.3.9.2.6.1.2 采样速率:16kHz 或 14.7kHz
              3. 7.3.9.2.6.1.3 采样速率:24kHz 或 22.05kHz
              4. 7.3.9.2.6.1.4 采样速率:32kHz 或 29.4kHz
              5. 7.3.9.2.6.1.5 采样速率:48kHz 或 44.1kHz
              6. 7.3.9.2.6.1.6 采样速率:96kHz 或 88.2kHz
              7. 7.3.9.2.6.1.7 采样速率:192kHz 或 176.4kHz
              8. 7.3.9.2.6.1.8 采样速率:384kHz 或 352.8kHz
              9. 7.3.9.2.6.1.9 采样速率:768kHz 至 705.6kHz
            2. 7.3.9.2.6.2 低延迟滤波器
              1. 7.3.9.2.6.2.1 采样速率:24kHz 或 22.05kHz
              2. 7.3.9.2.6.2.2 采样速率:32kHz 或 29.4kHz
              3. 7.3.9.2.6.2.3 采样速率:48kHz 或 44.1kHz
              4. 7.3.9.2.6.2.4 采样速率:96kHz 或 88.2kHz
              5. 7.3.9.2.6.2.5 采样速率:192kHz 或 176.4kHz
            3. 7.3.9.2.6.3 超低延迟滤波器
              1. 7.3.9.2.6.3.1 采样速率:24kHz 或 22.05kHz
              2. 7.3.9.2.6.3.2 采样速率:32kHz 或 29.4kHz
              3. 7.3.9.2.6.3.3 采样速率:48kHz 或 44.1kHz
              4. 7.3.9.2.6.3.4 采样速率:96kHz 或 88.2kHz
              5. 7.3.9.2.6.3.5 采样速率:192kHz 或 176.4kHz
      10. 7.3.10 中断、状态和数字 I/O 引脚多路复用
      11. 7.3.11 Power Tune 模式
    4. 7.4 器件功能模式
      1. 7.4.1 睡眠模式或软件关断
      2. 7.4.2 工作模式
      3. 7.4.3 软件复位
    5. 7.5 编程
      1. 7.5.1 控制串行接口
        1. 7.5.1.1 I2C 控制接口
          1. 7.5.1.1.1 常规 I2C 运行
          2. 7.5.1.1.2 I2C 单字节和多字节传输
            1. 7.5.1.1.2.1 I2C 单字节写入
            2. 7.5.1.1.2.2 I2C 多字节写入
            3. 7.5.1.1.2.3 I2C 单字节读取
            4. 7.5.1.1.2.4 I2C 多字节读取
        2. 7.5.1.2 SPI 控制接口
  9. 寄存器映射
    1. 8.1 器件配置寄存器
      1. 8.1.1 Book0_P0 寄存器
      2. 8.1.2 B0_P1 寄存器
      3. 8.1.3 Book0_Page3 寄存器
    2. 8.2 可编程系数寄存器
      1. 8.2.1  可编程系数寄存器:页面 8
      2. 8.2.2  可编程系数寄存器:页面 9
      3. 8.2.3  可编程系数寄存器:页面 10
      4. 8.2.4  可编程系数寄存器:页面 11
      5. 8.2.5  可编程系数寄存器:页面 15
      6. 8.2.6  可编程系数寄存器:页面 16
      7. 8.2.7  可编程系数寄存器:页面 17
      8. 8.2.8  可编程系数寄存器:页面 18
      9. 8.2.9  可编程系数寄存器:页面 19
      10. 8.2.10 可编程系数寄存器:页面 25
      11. 8.2.11 可编程系数寄存器:页面 26
      12. 8.2.12 可编程系数寄存器:页面 27
      13. 8.2.13 可编程系数寄存器:页面 28
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 应用
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
      4. 9.2.4 应用性能曲线图
      5. 9.2.5 EVM 设置的器件寄存器配置脚本示例
    3. 9.3 电源相关建议
      1. 9.3.1 适合 1.8V 运行的 AVDD_模式
      2. 9.3.2 适用于 1.8V 和 1.2V 运行的 IOVDD_IO_MODE
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

TAC5212 是可扩展音频转换器器件系列中的一员。作为扩展系列器件的一部分,TAC5212 包括高性能、低功耗、灵活的立体声音频模数转换器 (ADC) 和音频数模转换器 (DAC),具有广泛的功能集成。此器件适用于广阔市场应用,例如加固型通信设备、IP 网络摄像头和电话、专业音频和多媒体应用。此器件具有高动态范围,使其能够以高保真度实现远场音频录制和播放。此器件集成了大量特性,可在空间受限的系统设计中降低成本、减小布板空间和功耗。扩展系列中的封装、性能和兼容配置寄存器使得该器件非常适合可扩展系统设计。

TAC5212 包含以下模块:

  • 2 通道、多位、高性能 Δ-Σ ADC
  • 可配置单端或差分音频输入
  • 低噪声可编程麦克风偏置输出
  • 4 通道、多位、高性能 Δ-Σ DAC
  • 可配置单端、差分或伪差分音频输出
  • 对于 MICBIAS 和模拟输出的过流诊断与保护
  • ADC 通道的自动增益控制器 (AGC) 和 DAC 通道的动态范围控制器 (DRC)
  • 高级热折返和保护
  • 高级电池保护和失真限制器
  • 具有线性相位、低延迟和超低延迟响应选项的可编程抽取和内插滤波器
  • 适用于每个 ADC 和 DAC 通道的可编程通道增益、音量控制和双二阶滤波器
  • 每个 ADC 通道都具有分辨率超高的可编程相位和增益校准
  • 用于 ADC 和 DAC 通道的可编程高通滤波器 (HPF) 和数字通道混频器
  • 增量 ADC 支持直流测量和低频信号监控/传感应用
  • 配备高性能抽取滤波器的最高 4 脉冲密度调制 (PDM) 数字麦克风接口
  • 具有独立采样速率(同步)的双 I2S 或 TDM 接口
  • 同步采样速率转换器 (SRC)
  • 支持多种系统时钟的集成低抖动锁相环 (PLL)
  • 集成数字和模拟稳压器,用于支持单电源运行

TAC5212 支持使用 I2C 或 SPI 接口进行通信,用于配置控制寄存器。该器件支持高度灵活的音频串行接口(时分多路复用 (TDM)、I2S 或左对齐 (LJ)),以在系统中各个器件之间无缝传输音频数据。

通过在器件之间共享公共 TDM 总线, TAC5212可以支持多个器件。此外,该器件还包含菊花链功能。为需要高音频数据带宽的应用运行多个器件时,这些特性可以降低共享 TDM 总线时序要求和电路板设计复杂性。

表 7-1 列出了本文档中用于控制器件的寄存器的参考缩写。

表 7-1 寄存器引用缩写
基准 缩写 说明 示例
页 y,寄存器 z,位 k Py_Rz_D[k] 单个数据位。寄存器中单个位的值。 页 1,寄存器 36,位 0 = P1_R36_D[0]
页 y,寄存器 z,位 k-m Py_Rz_D[k:m] 数据位的范围。数据位的范围(含)。 页 1,寄存器 36,位 3-0 = P1_R36_D[3:0]
页 y,寄存器 z Py_Rz 一整个寄存器。将寄存器中的全部八位用作一个单元。 页 1,寄存器 36 = P1_R36
页 y,寄存器 z-n Py_Rz-Rn 寄存器的范围。同一页中的一系列寄存器。 页 1,寄存器 36、37、38 = P1_R36-R38