ZHCSVD3E December 2003 – March 2024 SN65MLVD200A , SN65MLVD202A , SN65MLVD204A , SN65MLVD205A
PRODUCTION DATA
参数 | 测试条件 | 最小值(1) | 典型值(2) | 最大值 | 单位 | |
---|---|---|---|---|---|---|
|VAB| 或 |VYZ| | 差分输出电压幅度 | 请参阅图 7-2 | 480 | 650 | mV | |
Δ|VAB| 或 Δ|VYZ| | 逻辑状态之间的差分输出电压幅度变化 | -50 | 50 | mV | ||
VOS(SS) | 稳定状态共模输出电压 | 请参阅图 7-3 | 0.8 | 1.2 | V | |
ΔVOS(SS) | 逻辑状态之间的稳态共模输出电压变化 | -50 | 50 | mV | ||
VOS(PP) | 峰峰值共模输出电压 | 150 | mV | |||
VY(OC) 或 VA(OC) | 最大稳态开路输出电压 | 请参阅图 7-7 | 0 | 2.4 | V | |
VZ(OC) 或 VB(OC) | 最大稳态开路输出电压 | 0 | 2.4 | V | ||
VP(H) | 电压过冲,低电平至高电平输出 | 请参阅图 7-5 | 1.2 VSS | V | ||
VP(L) | 电压过冲,高电平至低电平输出 | -0.2 VSS | V | |||
IIH | 高电平输入电流(D、DE) | VIH = 2V 至 VCC | 0 | 10 | µA | |
IIL | 低电平输入电流(D、DE) | VIL = GND 至 0.8V | 0 | 10 | µA | |
|IOS| | 差分短路输出电流幅度 | 请参阅图 6-4 | 24 | mA | ||
IOZ | 高阻抗状态输出电流(仅驱动器) | –1.4V ≤(VY 或 VZ)≤ 3.8V, 其他输出 = 1.2V | -15 | 10 | µA | |
IO(OFF) | 断电输出电流 | –1.4V ≤(VY 或 VZ)≤ 3.8V,其他输出 = 1.2V,0V ≤ VCC ≤ 1.5V | -10 | 10 | µA | |
CY 或 CZ | 输出电容 | VI = 0.4 sin(30E6πt) + 0.5V,(3) 其他输入为 1.2V,禁用驱动器 | 3 | pF | ||
CYZ | 差分输出电容 | VAB = 0.4 sin(30E6πt)V,(3) 禁用驱动器 | 2.5 | pF | ||
CY/Z | 输出电容平衡,(CY/CZ) | 0.99 | 1.01 |