ZHCSHD8C May 1998 – March 2023 OPA2227 , OPA2228 , OPA227 , OPA228 , OPA4227 , OPA4228
PRODUCTION DATA
图 5-1 OPA227、OPA228:D(8 引脚 SOIC)和 P(8 引脚 PDIP)封装(顶视图)| 引脚 | 类型 | 说明 | ||
|---|---|---|---|---|
| 编号 | 名称 | |||
| 1 | Offset Trim | 输入 | 输入失调电压修整(如果未使用,则保持悬空) | |
| 2 | -In | 输入 | 反相输入 | |
| 3 | +In | 输入 | 同相输入 | |
| 4 | V- | — | 负电源(最低) | |
| 5 | NC | — | 未进行内部电路连接(可以悬空) | |
| 6 | 输出 | 输出 | 输出 | |
| 7 | V+ | — | 正(最高)电源 | |
| 8 | 修整 | — | 输入失调电压修整(如果未使用,则保持悬空) | |
图 5-2 OPA2227、OPA2228:D(8 引脚 SOIC)和 P(8 引脚 PDIP)封装(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 编号 | 名称 | ||
| 1 | Out A | 输出 | 输出通道 A |
| 2 | –In A | 输入 | 反相输入通道 A |
| 3 | +In A | 输入 | 同相输入通道 A |
| 4 | V- | — | 负电源(最低) |
| 5 | +In B | 输入 | 同相输入通道 B |
| 6 | –In B | 输入 | 反相输入通道 B |
| 7 | Out B | 输出 | 输出通道 B |
| 8 | V+ | — | 正(最高)电源 |
图 5-3 OPA4227、OPA4228:D(14 引脚 SOIC)和 N(14 引脚 PDIP)封装(顶视图)| 引脚 | 类型 | 说明 | ||
|---|---|---|---|---|
| 编号 | 名称 | |||
| 1 | Out A | 输出 | 输出通道 A | |
| 2 | -In A | 输入 | 反相输入通道 A | |
| 3 | +In A | 输入 | 同相输入通道 A | |
| 4 | V+ | — | 正(最高)电源 | |
| 5 | +In B | 输入 | 同相输入通道 B | |
| 6 | -In B | 输入 | 反相输入通道 B | |
| 7 | Out B | 输出 | 输出通道 B | |
| 8 | Out C | 输出 | 输出通道 C | |
| 9 | -In C | 输入 | 反相输入通道 C | |
| 10 | +In C | 输入 | 同相输入通道 C | |
| 11 | V- | — | 负电源(最低) | |
| 12 | +In D | 输入 | 同相输入通道 D | |
| 13 | -In D | 输入 | 反相输入通道 D | |
| 14 | Out D | 输出 | 输出通道 D | |