ZHCSLB2E March 2020 – December 2023 OPA206 , OPA2206 , OPA4206
PRODUCTION DATA
图 4-1 OPA206:D 封装,8 引脚 SOIC(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| +IN | 3 | 输入 | 同相输入 |
| –IN | 2 | 输入 | 反相输入 |
| NC | 1、5、8 | — | 未进行内部电路连接(可以悬空) |
| OUT | 6 | 输出 | 输出 |
| V+ | 7 | 电源 | 正电源(最高) |
| V– | 4 | 电源 | 负电源(最低) |
图 4-2 OPA2206:D 封装,8 引脚 SOIC 和 DGK 封装,8 引脚 VSSOP(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| +IN A | 3 | 输入 | 同相输入,通道 A |
| –IN A | 2 | 输入 | 反相输入,通道 A |
| +IN B | 5 | 输入 | 同相输入,通道 B |
| –IN B | 6 | 输入 | 反相输入,通道 B |
| OUT A | 1 | 输出 | 输出,通道 A |
| OUT B | 7 | 输出 | 输出,通道 B |
| V+ | 8 | 电源 | 正电源(最高) |
| V– | 4 | 电源 | 负电源(最低) |
图 4-3 OPA4206:D 封装,14 引脚 SOIC 和 PW 封装,14 引脚 TSSOP(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| +IN A | 3 | 输入 | 同相输入,通道 A |
| +IN B | 5 | 输入 | 同相输入,通道 B |
| +IN C | 10 | 输入 | 同相输入,通道 C |
| +IN D | 12 | 输入 | 同相输入,通道 D |
| –IN A | 2 | 输入 | 反相输入,通道 A |
| –IN B | 6 | 输入 | 反相输入,通道 B |
| –IN C | 9 | 输入 | 反相输入,通道 C |
| –IN D | 13 | 输入 | 反相输入,通道 D |
| OUT A | 1 | 输出 | 输出,通道 A |
| OUT B | 7 | 输出 | 输出,通道 B |
| OUT C | 8 | 输出 | 输出,通道 C |
| OUT D | 14 | 输出 | 输出,通道 D |
| V+ | 4 | 电源 | 正电源(最高) |
| V– | 11 | 电源 | 负电源(最低) |