ZHCSIB5J February 2001 – November 2016 LMV712-N , LMV712-N-Q1
PRODUCTION DATA.
轨至轨输入通过并行使用一个 NMOS 差动对(MN1 和 MN2)和一个 PMOS 差动对(MP1 和 MP2)实现。当共模输入电压 (VCM) 接近 V+ 时,NMOS 对开启且 PMOS 对关闭。当 VCM 接近 V− 时,NMOS 对关闭且 PMOS 对开启。当 VCM 介于 V+ 和 V− 之间时,内部逻辑可判定每个差动对将获得的电流量。这种专用逻辑可确保放大器在整个共模电压范围内实现稳定且低失真度的运算。
由于两个输入级都具有自己的失调电压 (VOS) 特征,所以 LMV712-N 失调电压是 VCM 的一个函数。VOS 在 V− 上面 1.4V 的位置有一个交点。(参阅Figure 3)。当输入信号幅值与 VOS 值相当或设计需要高精度时,应格外谨慎。在这些情况下,输入信号必须避过切换点。
从输入差动对流出的电流通过双重折叠共源共栅放大器级(Q1、Q2、Q3、Q4)镜像至 AB 类控制区块中。该电路会生成电压增益,定义运算放大器的主极点并限制输出级上流动的最大电流。MN3 会引入电压电平位移,并充当实现高阻抗到低阻抗转换的缓冲器。
输出级由采用共源极或发射极配置的 PMOS 和 NPN 晶体管组成,可提供轨至轨输出偏移。
MN4 晶体管可确保 LMV712-N 在处于关断模式时的输出保持在接近 V− 的水平。