ZHCSRT6 December   2023 LMR66410-Q1 , LMR66420-Q1 , LMR66430-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 系统特性
    7. 6.7 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  启用、启动和关断
      2. 7.3.2  外部 CLK SYNC(通过 MODE/SYNC)
        1. 7.3.2.1 脉冲相关 MODE/SYNC 引脚控制
      3. 7.3.3  电源正常输出运行
      4. 7.3.4  内部 LDO、VCC 和 VOUT/FB 输入
      5. 7.3.5  自举电压和 VBOOT-UVLO(BOOT 端子)
      6. 7.3.6  输出电压选择
      7. 7.3.7  展频
      8. 7.3.8  软启动和从压降中恢复
        1. 7.3.8.1 从压降中恢复
      9. 7.3.9  电流限制和短路
      10. 7.3.10 热关断
      11. 7.3.11 输入电源电流
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 待机模式
      3. 7.4.3 工作模式
        1. 7.4.3.1 CCM 模式
        2. 7.4.3.2 自动模式 – 轻负载运行
          1. 7.4.3.2.1 二极管仿真
          2. 7.4.3.2.2 降频
        3. 7.4.3.3 FPWM 模式 – 轻负载运行
        4. 7.4.3.4 最短导通时间(高输入电压)运行
        5. 7.4.3.5 压降
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计 1 - 2.2MHz 下的汽车同步降压稳压器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1  选择开关频率
          2. 8.2.1.2.2  设置输出电压
            1. 8.2.1.2.2.1 用于实现可调节输出的 VOUT/FB
          3. 8.2.1.2.3  电感器选型
          4. 8.2.1.2.4  输出电容器选型
          5. 8.2.1.2.5  输入电容器选型
          6. 8.2.1.2.6  CBOOT
          7. 8.2.1.2.7  VCC
          8. 8.2.1.2.8  CFF 选型
          9. 8.2.1.2.9  外部 UVLO
          10. 8.2.1.2.10 最高环境温度
        3. 8.2.1.3 应用曲线
      2. 8.2.2 设计 2 - 400kHz 时的汽车同步降压稳压器
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
        3. 8.2.2.3 应用曲线
    3. 8.3 优秀设计实践
    4. 8.4 电源建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 接地及散热注意事项
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 器件命名规则
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

限制值适用于推荐的 -40°C 至 +150°C 工作结温范围,除非另有说明。最小和最大限制经过测试、设计和统计相关性分析确定。典型值表示 TJ = 25°C 条件下最有可能达到的参数标准,仅供参考。除非另有说明,以下条件适用:VIN = 13.5V,VOUT = 3.3V。 
参数 测试条件 最小值 典型值 最大值 单位
电源电压(VIN 引脚)
VINMIN 启动的输入电压上升阈值 启动前 3.2 3.35 3.5 V
输入电压下降阈值 运行后 2.45 2.7 3 V
ISD(VIN) VIN 引脚处的关断静态电流 EN = 0V 0.25 1 µA
IBIAS VOUT/FB 处的非开关输入电流 5.0V 固定输出电压,VVOUT/FB = 5.25V 4.2 6.5 µA
IBIAS VOUT/FB 处的非开关输入电流 3.3V 固定输出电压,VVOUT/FB = 3.47V 4.2 6.5 µA
IQVIN(nonsw) 非开关输入电流;在 VIN 引脚处测得(1) 固定 5V VOUT,VVOUT/FB = 5.25V 1.6 3 µA
IQVIN(nonsw) 非开关输入电流;在 VIN 引脚处测得(1) 固定 3.3V VOUT,VVOUT/FB = 3.47V 1.2 2.2 µA
使能(EN 引脚)
VEN-WAKE EN 唤醒阈值 0.5 0.7 1 V
VEN-VOUT VOUT 的精密使能上升阈值 1.16 1.23 1.3 V
VEN-HYST 使能迟滞低于 VEN-VOUT 0.3 0.35 0.4 V
ILKG-EN 使能引脚输入漏电流 VEN = VIN = 13.5V 10 nA
内部 LDO(VCC 引脚)
VCC VCC 引脚输出电压 VFB = 0V,IVCC = 1mA 3.1 3.3 3.45 V
电压反馈(VOUT/FB 引脚)
VOUT 固定 VOUT 的输出电压精度 3.3V VOUT,VIN = 3.6V 至 36V,FPWM 模式 3.27 3.3 3.32 V
5V VOUT,VIN = 5.5V 至 36V,FPWM 模式 4.94 5.00 5.06 V
VFB 内部基准电压精度 VOUT = 1V,VIN = 3.0V 至 36V,FPWM 模式 0.99 1.00 1.01 V
IFB(LKG) FB 输入电流 可调配置,FB = 1V 10 nA
电流限值
IPEAKMAX 高侧峰值电流限值 LMR66430-Q1 3.9 4.4 5 A
IVALMAX 低侧谷值电流限值 LMR66430-Q1 2.9 3.5 4 A
IPEAKMIN 最小峰值电流限制 LMR66430-Q1,自动模式 0.55 0.69 0.86 A
INEGMIN 低侧谷值电流负限值 LMR66430-Q1,FPWM 模式 -1.5 -1.3 -1 A
IPEAKMAX 高侧峰值电流限值 LMR66420-Q1 2.8 3.4 3.9 A
IVALMAX 低侧谷值电流限值  LMR66420-Q1 1.9 2.2 2.53 A
IPEAKMIN 最小峰值电流限制  LMR66420-Q1,自动模式 0.37 0.5 0.65 A
INEGMIN 负电流限值  LMR66420-Q1,FPWM 模式 -1 -0.8 -0.6 A
IPEAKMAX 高侧峰值电流限值 LMR66410-Q1 1.4 1.8 2.1 A
IVALMAX 低侧谷值电流限值 LMR66410-Q1 0.9 1.1 1.4 A
IPEAKMIN 最小峰值电流限制 LMR66410-Q1,自动模式 0.17 0.27 0.35 A
INEGMIN 低侧谷值电流负限值 LMR66410-Q1,FPWM 模式 -1 -0.8 -0.6 A
IZC 过零电流限值 自动模式 30 80 135 mA
电源正常(PG 引脚)
PGOV PG 上限阈值 - 上升 VOUT/FB %(固定或可调输出) 104 108 111 %
PGUV PG 上限阈值 - 下降 VOUT/FB %(固定或可调输出) 89 91 94.2 %
PGHYST OV 的 PG 恢复迟滞 VOUT/FB 目标调节电压 % 2 2.4 2.8 %
UV 的 PG 恢复迟滞 VOUT/FB 目标调节电压 % 2 3.3 4.6 %
VPG-VAL PG 功能的最小 VIN VEN = 0V,RPG_PU = 10kΩ 1.5 V
RPG PG 导通电阻 VEN = 3.3V,200µA 上拉电流 100 Ω
RPG PG 导通电阻 VEN = 0V,200µA 上拉电流 100 Ω
tRESET_FILTER PG 下降沿抗尖峰脉冲延迟 25 40 75 µs
tPG_ACT PG 高电平信号的延迟时间 1.35 2.5 4 ms
软启动
tSS 从设定点的第一个 SW 脉冲到 90% VOUT/FB 的时间 2 3.5 4.6 ms
tHICCUP 重试软启动之前处于断续模式的时间 30 50 75 ms
振荡器(SYNC/MODE 引脚)
tPULSE_H 需要识别为脉冲的高电平持续时间 100 ns
tPULSE_L​​​ 需要识别为脉冲的低电平持续时间 100 ns
tSYNC 要识别为有效时钟信号的高/低电平脉冲最大持续时间 6 µs
tMODE 在一个电平上指示 FPWM 或自动模式所需的时间 12.5 µs
FSW(2.2MHz) 2.2MHz 固定开关频率 2100 2200 2300 kHz
fSYNC 频率 SYNC 范围 0.2 2.5 MHz
VMODE_L SYNC/MODE 输入电压低电平阈值 1 V
VMODE_H SYNC/MODE 输入电压高电平阈值 1.6 V
开关节点
tON-MIN 最短高侧开关导通时间 FPWM 模式 IOUT = 1A,2.2MHz 固定 65 75 ns
tOFF-MIN 最短高侧开关关断时间 60 85 ns
tON-MAX 最大高侧开关导通时间 压降中的 HS 超时 6 9 13 µs
功率级
VBOOT_UVLO 与 SW 相比 BOOT 引脚上的电压,将关闭高侧开关 2.1 V
RDSON-HS 高边 MOSFET 导通电阻 负载 = 1A 132 260
RDSON-LS 低边 MOSFET 导通电阻 负载 = 1A 75 140
这是器件开环使用的电流,并不代表稳压时系统的总输入电流。