ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|---|
| ADCCLK(源自 PERx.SYSCLK) | 5 | 160 | MHz | ||
| 采样率(3) (4) | 160-MHz ADCCLK(48 引脚) | 8.9 | MSPS | ||
| 采样率(3) (4) | 80-MHz ADCCLK(32 引脚) | 5.5 | MSPS | ||
| 采样窗口持续时间(由 ACQPS 和 PERx.SYSCLK 设置) | 具有 50Ω 或更小的 Rs | 37.5 | ns | ||
| 内部 VREFLO 连接 | 37.5 | ||||
| VREFHI | 外部基准 | 2.4 | 2.5 或 3.0 | VDDA | V |
| VREFHI(1) | 内部基准电压 = 3.3V 范围 | 1.65 | V | ||
| 内部基准电压 = 2.5V 范围 | 2.5 | V | |||
| VREFHI | 封装 = 32QFN、32QFP | VDDA | VDDA | VDDA | V |
| VREFLO | VSSA | VSSA |
V | ||
| VREFHI - VREFLO | 2.4 | VDDA |
V | ||
| 转换范围 | 内部基准电压 = 3.3V 范围 | 0 | 3.3 | V | |
| 内部基准电压 = 2.5V 范围 | 0 | 2.5 | |||
| 外部基准 | VREFLO | VREFHI | |||
| 封装 = 32QFN、32QFP | 0 | VDDA(2) |