ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
| 结构 | DriverLib 名称 | 基址 | CPU1.DMA | 受流水线保护 |
|---|---|---|---|---|
| 外设帧 0 (PF0) | ||||
| CPUTIMER_REGS | CPUTIMER0_BASE | 0x0000_0C00 | - | - |
| CPUTIMER_REGS | CPUTIMER1_BASE | 0x0000_0C08 | - | - |
| CPUTIMER_REGS | CPUTIMER2_BASE | 0x0000_0C10 | - | - |
| PIE_CTRL_REGS | PIECTRL_BASE | 0x0000_0CE0 | - | - |
| PIE_VECT_TABLE | PIEVECTTABLE_BASE | 0x0000_0D00 | - | - |
| DMA_REGS | DMA_BASE | 0x0000_1000 | - | - |
| DMA_CH_REGS | DMA_CH1_BASE | 0x0000_1020 | - | - |
| DMA_CH_REGS | DMA_CH2_BASE | 0x0000_1040 | - | - |
| ADC_LITE_RESULT_REGS | ADCARESULT_BASE | 0x0000_1800 | 是 | - |
| UID_REGS | UID_BASE | 0x0007_2172 | - | - |
| DCSM_Z1_OTP | DCSM_Z1OTP_BASE | 0x0007_8000 | - | - |
| DCSM_Z2_OTP | DCSM_Z2OTP_BASE | 0x0007_8200 | - | - |
| 外设帧 1 (PF1) | ||||
| MCPWM_6CH_REGS | PWM1_BASE | 0x0000_4000 | 是 | 是 |
| MCPWM_2CH_REGS | PWM3_BASE | 0x0000_4800 | 是 | 是 |
| EQEP_REGS | EQEP1_BASE | 0x0000_5100 | 是 | 是 |
| ECAP_REGS | ECAP1_BASE | 0x0000_5200 | 是 | 是 |
| CMPSS_LITE_REGS | CMPSSLITE1_BASE | 0x0000_5500 | 是 | 是 |
| CMPSS_LITE_REGS | CMPSSLITE2_BASE | 0x0000_5540 | 是 | 是 |
| CMPSS_LITE_REGS | CMPSSLITE3_BASE | 0x0000_5580 | 是 | 是 |
| PGA_REGS | PGA1_BASE | 0x0000_5B00 | 是 | 是 |
| 外设帧 2 (PF2) | ||||
| SPI_REGS | SPIA_BASE | 0x0000_6100 | 是 | 是 |
| 外设帧 3 (PF3) | ||||
| ADC_LITE_REGS | ADCA_BASE | 0x0000_7400 | - | 是 |
| 外设帧 4 (PF4) | ||||
| INPUT_XBAR_REGS | INPUTXBAR_BASE | 0x0000_7900 | - | 是 |
| XBAR_REGS | XBAR_BASE | 0x0000_7920 | - | 是 |
| SYNC_SOC_REGS | SYNCSOC_BASE | 0x0000_7940 | - | 是 |
| DMA_CLA_SRC_SEL_REGS | DMACLASRCSEL_BASE | 0x0000_7980 | - | 是 |
| PWM_XBAR_REGS | PWMXBAR_BASE | 0x0000_7A00 | - | 是 |
| OUTPUT_XBAR_REGS | OUTPUTXBAR_BASE | 0x0000_7A80 | - | 是 |
| GPIO_CTRL_REGS | GPIOCTRL_BASE | 0x0000_7C00 | - | 是 |
| GPIO_DATA_REGS | GPIODATA_BASE | 0x0000_7F00 | - | 是 |
| GPIO_DATA_READ_REGS | GPIODATAREAD_BASE | 0x0000_7F80 | - | 是 |
| DEV_CFG_REGS | DEVCFG_BASE | 0x0005_D000 | - | 是 |
| CLK_CFG_REGS | CLKCFG_BASE | 0x0005_D200 | - | 是 |
| CPU_SYS_REGS | CPUSYS_BASE | 0x0005_D300 | - | 是 |
| SYS_STATUS_REGS | SYSSTAT_BASE | 0x0005_D400 | - | 是 |
| ANALOG_SUBSYS_REGS | ANALOGSUBSYS_BASE | 0x0005_D700 | - | 是 |
| 外设帧 6 (PF6) | ||||
| DCSM_Z1_REGS | DCSM_Z1_BASE | 0x0005_F000 | - | 是 |
| DCSM_Z2_REGS | DCSM_Z2_BASE | 0x0005_F080 | - | 是 |
| DCSM_COMMON_REGS | DCSMCOMMON_BASE | 0x0005_F0C0 | - | 是 |
| MEM_CFG_REGS | MEMCFG_BASE | 0x0005_F400 | - | 是 |
| MEMORY_ERROR_REGS | MEMORYERROR_BASE | 0x0005_F540 | - | 是 |
| ROM_WAIT_STATE_REGS | ROMWAITSTATE_BASE | 0x0005_F580 | - | 是 |
| TEST_ERROR_REGS | TESTERROR_BASE | 0x0005_F590 | - | 是 |
| FLASH_CTRL_REGS | FLASH0CTRL_BASE | 0x0005_F800 | - | 是 |
| FLASH_ECC_REGS | FLASH0ECC_BASE | 0x0005_FB00 | - | 是 |
| 外设帧 7 (PF7) | ||||
| DCC_REGS | DCC0_BASE | 0x0005_E700 | - | 是 |
| 外设帧 9 (PF9) | ||||
| WD_REGS | WD_BASE | 0x0000_7000 | - | 是 |
| NMI_INTRUPT_REGS | NMI_BASE | 0x0000_7060 | - | 是 |
| XINT_REGS | XINT_BASE | 0x0000_7070 | - | 是 |
| SCI_REGS | SCIA_BASE | 0x0000_7200 | - | 是 |
| SCI_REGS | SCIB_BASE | 0x0000_7210 | - | 是 |
| I2C_REGS | I2CA_BASE | 0x0000_7300 | - | 是 |
| 外设帧 11 (PF11) | ||||
| UART_REGS、UART_REGS_WRITE | UARTA_BASE、UARTAWRITE_BASE | 0x0006_A000 | 是 | 是 |