ZHCSVD0K June   2005  – March 2024 DS40MB200

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行额定值
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 CML 输入和 EQ
      2. 7.3.2 多路复用器和环回控制
      3. 7.3.3 CML 驱动器和预加重控制
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

DS40MB200 器件是一款双路信号调节 2:1 多路复用器和 1:2 扇出缓冲器,设计用于背板冗余应用。信号调节功能包括连续时间线性均衡 (CTLE) 和可编程输出预加重,将 FR4 背板中的数据通信扩展至高达 4Gbps 的速率。每个输入级都有一个固定均衡器,用于减小电路板引线导致的符号间干扰失真。

所有输出驱动器都具有四个级别的可选预加重,用于补偿长 FR4 背板的传输损耗并降低确定性抖动。可以为线路侧和开关侧驱动器独立控制预加重电平。从开关侧输入端到开关侧输出端的内部环回路径可实现全速度系统测试。所有接收器输入端均由 100Ω 差分端接电阻器在内部端接。所有驱动器均由 50Ω 电阻器在内部端接至 VCC

器件信息
器件型号封装(1)本体尺寸(标称值)
DS40MB200WQFN (48)7.00mm × 7.00mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
DS40MB200 简化版方框图
所有 CML 输入端和输出端都必须进行交流耦合,以实现最佳性能。
简化版方框图