ZHCSML8B June 2021 – August 2021 DRV8212
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 电源,DRL (VM) | ||||||
| IVM | VM 工作模式电流 | IN1 = 0V,IN2 = 3.3V | 6 | 11 | mA | |
| IVMQ | VM 睡眠模式电流 | INx = 0V,等待 tsleep 后,VVM = 5V, TJ = 27°C |
5 | 80 | nA | |
| tWAKE | 开通时间 | 睡眠模式到工作模式延迟 | 100 | μs | ||
| tAUTOSLEEP | 自动睡眠关闭时间 | 工作模式到自动睡眠模式延迟 | 0.9 | 2.6 | ms | |
| 电源, DSG(VM,VCC) | ||||||
| IVM | VM 工作模式电流 | IN1 = 0V,IN2 = 3.3V | 6 | 11 | mA | |
| IVMQ | VM 睡眠模式电流 | 睡眠模式,VVM = 5V,VVCC = 3.3V,TJ = 27°C | 1 | 82 | nA | |
| IVMQ_UV | VM 睡眠模式电流 | INx = 0V,VVM = 5V,VVCC < 0.35V,TJ = 27°C | 2 | 89 | nA | |
| IVCC | VCC 工作模式电流 | IN1 = 0V,IN2 = 3.3V | 0.21 | 11 | mA | |
| IVCCQ | VCC 睡眠模式电流 | 睡眠模式,VVM = 5V,VVCC = 3.3V,TJ = 27°C | 2.5 | nA | ||
| IVCCQ_UV | VCC 睡眠模式电流 | INx = 0V,VVM = 5V,VVCC < 0.35V,TJ = 27°C | 35 | nA | ||
| tWAKE | 开通时间 | 睡眠模式到工作模式延迟 | 100 | μs | ||
| tAUTOSLEEP | 自动睡眠关闭时间 | 工作模式到自动睡眠模式延迟 | 0.9 | 2.6 | ms | |
| 逻辑电平输入 (INx,IN1/PH,IN2/EN) | ||||||
| VIL | 输入逻辑低电压 | 0 | 0.4 | V | ||
| VIH | 输入逻辑高电压 | 1.45 | 5.5 | V | ||
| VHYS | 输入逻辑迟滞 | 49 | mV | |||
| IIL | 输入逻辑低电流 | VI = 0V | -1 | 1 | µA | |
| IIH | 输入逻辑高电平电流 | VI = 3.3 V | 20 | 50 | µA | |
| RPD | 输入下拉电阻 | 至 GND | 100 | kΩ | ||
| 三电平输入(MODE) | ||||||
| VTIL | 三电平输入逻辑低电压 | 0 | 0.22 × VVCC | V | ||
| VTIZ | 三电平输入高阻态电压 | 0.60 × VVCC | 0.675 × VVCC | V | ||
| VTIH | 三电平输入逻辑高电压 | 0.75 × VVCC | 5.5 | V | ||
| RTPD | 三电平下拉电阻 | 至 GND,睡眠模式 | 1 | MΩ | ||
| 至 GND,工作模式 | 130 | kΩ, | ||||
| RTPU | 三电平上拉电阻 | 至 VCC | 75 | kΩ | ||
| 驱动器输出(OUTx) | ||||||
| RDS(on)_HS | 高侧 MOSFET 导通电阻 | IO = 0.2 A | 140 | mΩ | ||
| RDS(on)_LS | 低侧 MOSFET 导通电阻 | IO = -0.2 A | 140 | mΩ | ||
| VSD | 体二极管正向电压 | IO = -1.5 A | 1 | V | ||
| tRISE | 输出上升时间 | VOUTx 上升,从 VVM 的 10% 上升到 90% | 150 | ns | ||
| tFALL | 输出下降时间 | VOUTx 下降,从 VVM 的 90% 下降到 10% | 150 | ns | ||
| tPD | 输入至输出传播延迟 | 输入超过 0.8V 至 VOUTx = 0.1×VVM,IO = 1A | 135 | ns | ||
| tDEAD | 输出死区时间 | 内部死区时间 | 500 | ns | ||
| IOUT | 流入 OUTx 的泄漏电流 | OUTx 为高阻态,RL = 20Ω 至 VM | 186 | μA | ||
| OUTx 为高阻态,RL = 20Ω 至 GND | -3 | nA | ||||
| 保护电路 | ||||||
| VUVLO,VM | VM 电源欠压锁定(UVLO),DRL | 电源上升 | 1.65 | V | ||
| 电源下降 | 1.30 | V | ||||
| VUVLO,VCC | VCC 电源欠压锁定(UVLO), DSG | 电源上升 | 1.65 | V | ||
| 电源下降 | 1.30 | V | ||||
| VUVLO_HYS | 电源 UVLO 迟滞 | 上升至下降阈值 | 80 | mV | ||
| tUVLO | 电源欠压抗尖峰脉冲时间 | VVM 下降(DRL) 或 VVCC 下降 (DSG))至 OUTx 禁用 | 3.8 | µs | ||
| IOCP | 过流保护跳闸点 | 4 | A | |||
| tOCP | 过流保护抗尖峰脉冲时间 | 4.2 | µs | |||
| tRETRY | 过流保护重试时间 | 1.7 | ms | |||
| TTSD | 热关断温度 | 153 | 193 | °C | ||
| THYS | 热关断滞后 | 22 | °C | |||