ZHCSXV2A February 2025 – September 2025 DRV8163-Q1
PRODUCTION DATA
DRV8163-Q1 器件通过引脚、DRVOFF 和 IN 提供简单的双引脚输出控制。
输入端可接受 100% 或 PWM 驱动模式的静态或脉宽调制 (PWM) 电压信号。可以在应用 VM 之前为器件输入引脚供电。默认情况下,nSLEEP 和 DRVOFF 引脚分别具有内部下拉和上拉电阻器,以便在没有输入时保持输出为高阻态。IN 引脚还具有内部下拉电阻器。
在开关半桥上的高侧和低侧 FET 之间转换时,该器件会自动生成所需的死区时间。该时序基于内部 FET 栅源电压反馈。无需外部时序。该方案提供了最短的死区时间,同时保证没有击穿电流。下表展示了桥接控制的逻辑表。有关负载说明,请参阅节 8.1.1。
| nSLEEP | DRVOFF | IN | OUT | 器件状态 |
|---|---|---|---|---|
| 0 | X | X | 高阻态 | SLEEP |
| 1 | 1 | 0 | 高阻态 | STANDBY |
| 1 | 1 | 1 | 参考表 | STANDBY |
| 1 | 0 | 0 | L | 运行 |
| 1 | 0 | 1 | H(1) | 运行 |