ZHCSOP0B October   2001  – January 2022 CDCVF25081

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
    8. 6.8 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 Trademarks
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
  13. 13Mechanical, Packaging, and Orderable Information

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PW|16
  • D|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

CDCVF25081 是一款高性能、低偏差、低抖动锁相环时钟驱动器。它使用 PLL 根据输入时钟信号对输出时钟的频率和相位进行精准校准。输出分为 2 组,共 8 个缓冲 CLKIN 输出。当不存在 CLKIN 信号时,器件会自动将输出置于低电平状态(关断模式)。

S1 和 S2 引脚允许选择 PLL 或旁路 PLL 输出。保持开路时,输出将禁用为逻辑低电平状态。

该器件支持失效防护功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。

该器件可在 3.3V 电源环境下工作,额定温度范围是 –40°C 至 85°C(环境温度)。

器件信息(1)
器件型号封装封装尺寸(标称值)
CDCVF25081SOIC (16)9.90mm x 3.91mm
TSSOP (16)5.00mm × 4.40mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
GUID-19320970-E6C1-4B84-8D2D-5A555562FE32-low.gif功能方框图