CDCVF25081
- 基于锁相环的零延迟缓冲器
- 1 个时钟输入,2 组 4 个输出
- 无需外部 RC 网络
- 电源电压:3V 至 3.6V
- 工作频率:8 MHz 至 200 MHz
- 低附加抖动(逐周期):在 66MHz 至 200MHz 频率下为 ±100ps
- 支持断电模式
- 电流消耗:< 20µA
断电模式
- 电流消耗:< 20µA
- 25Ω 片上串联阻尼电阻器
- 工业温度范围:–40°C 至 85°C
- 与扩频时钟兼容 (SSC)
- 封装采用
- 9.9mm × 3.91mm 16 引脚 SOIC (D)
- 5.0mm × 4.4mm 16 引脚 TSSOP (PW)
CDCVF25081 是一款高性能、低偏差、低抖动锁相环时钟驱动器。它使用 PLL 根据输入时钟信号对输出时钟的频率和相位进行精准校准。输出分为 2 组,共 8 个缓冲 CLKIN 输出。当不存在 CLKIN 信号时,器件会自动将输出置于低电平状态(关断模式)。
S1 和 S2 引脚允许选择 PLL 或旁路 PLL 输出。保持开路时,输出将禁用为逻辑低电平状态。
该器件支持失效防护功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
该器件可在 3.3V 电源环境下工作,额定温度范围是 –40°C 至 85°C(环境温度)。
技术文档
未找到结果。请清除搜索并重试。
查看全部 2 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | CDCVF25081 3.3V 锁相环时钟驱动器 数据表 (Rev. B) | PDF | HTML | 英语版 (Rev.B) | PDF | HTML | 2022年 3月 3日 |
应用手册 | Using TI's CDCVF2310 and CDCVF25081 with TLK1501 Serial Transceiver | 2003年 5月 14日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | 下载 |
---|---|---|
SOIC (D) | 16 | 查看选项 |
TSSOP (PW) | 16 | 查看选项 |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。