ZHCSPL0D February   1998  – October 2025 CD54HC273 , CD54HCT273 , CD74HC273 , CD74HCT273

PRODUCTION DATA  

  1.   1
  2. 特性
  3.   3
  4. 应用
  5. 说明
  6. 引脚配置和功能
  7. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 建议运行条件
    3. 5.3 热性能信息
    4. 5.4 电气特性
    5. 5.5 时序要求
    6. 5.6 开关特性
    7. 5.7 典型特性
  8. 参数测量信息
  9.   16
  10. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 平衡 CMOS 推挽式输出
      2. 7.3.2 标准 CMOS 输入
      3. 7.3.3 TTL 兼容型 CMOS 输入
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  11. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  12. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  13. 10修订历史记录
  14. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • J|20
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

CDxHC(T)273 器件是一款具有共享直接低电平有效清零 (CLR) 输入的正边沿触发式八路 D 类触发器。

数据 (D) 输入上满足设置时间要求的信息被发送到时钟 (CLK) 脉冲上升沿的 (Q) 输出。时钟触发在一个特定电压电平下发生,并且不与正向脉冲的转换时间直接相关。当 CLK 处于高电平或低电平或从高电平转为低电平时,D 输入对输出没有影响。

数据 (Q) 输出上的信息可通过清零 (CLR) 引脚利用低电平输入异步清零。