ZHCSR05A May   2023  – September 2023 AMC130M03

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  绝缘规格
    6. 6.6  安全相关认证
    7. 6.7  安全限值
    8. 6.8  电气特性
    9. 6.9  时序要求
    10. 6.10 开关特性
    11. 6.11 时序图
    12. 6.12 典型特性
  8. 参数测量信息
    1. 7.1 噪声测量
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  隔离式直流/直流转换器
        1. 8.3.1.1 直流/直流转换器故障检测
      2. 8.3.2  高侧电流驱动能力
      3. 8.3.3  隔离通道信号传输
      4. 8.3.4  输入 ESD 保护电路
      5. 8.3.5  输入多路复用器
      6. 8.3.6  可编程增益放大器 (PGA)
      7. 8.3.7  电压基准
      8. 8.3.8  内部测试信号
      9. 8.3.9  时钟和功耗模式
      10. 8.3.10 ΔΣ 调制器
      11. 8.3.11 数字滤波器
        1. 8.3.11.1 数字滤波器实现
          1. 8.3.11.1.1 快速稳定滤波器
          2. 8.3.11.1.2 SINC3 和 SINC3 + SINC1 滤波器
        2. 8.3.11.2 数字滤波器特性
      12. 8.3.12 通道相位校准
      13. 8.3.13 校准寄存器
      14. 8.3.14 寄存器映射 CRC
      15. 8.3.15 温度传感器
        1. 8.3.15.1 内部温度传感器
        2. 8.3.15.2 外部温度传感器
        3. 8.3.15.3 针对温度传感器运行的时钟选择
      16. 8.3.16 通用数字输出 (GPO)
    4. 8.4 器件功能模式
      1. 8.4.1 上电和复位
        1. 8.4.1.1 上电复位
        2. 8.4.1.2 SYNC/RESET 引脚
        3. 8.4.1.3 RESET 命令
      2. 8.4.2 上电后的启动行为
      3. 8.4.3 引脚复位或 RESET 命令后的启动行为
      4. 8.4.4 在 CLKIN 中暂停后的启动行为
      5. 8.4.5 同步
      6. 8.4.6 转换模式
        1. 8.4.6.1 连续转换模式
        2. 8.4.6.2 全局斩波模式
      7. 8.4.7 电源模式
      8. 8.4.8 待机模式
    5. 8.5 编程
      1. 8.5.1 串行接口
        1. 8.5.1.1  片选 (CS)
        2. 8.5.1.2  串行数据时钟 (SCLK)
        3. 8.5.1.3  串行数据输入 (DIN)
        4. 8.5.1.4  串行数据输出 (DOUT)
        5. 8.5.1.5  数据就绪 (DRDY)
        6. 8.5.1.6  转换同步或系统复位 (SYNC/RESET)
        7. 8.5.1.7  SPI 通信帧
        8. 8.5.1.8  SPI 通信字
        9. 8.5.1.9  短 SPI 帧
        10. 8.5.1.10 通信循环冗余校验 (CRC)
        11. 8.5.1.11 SPI 超时
      2. 8.5.2 ADC 转换数据格式
      3. 8.5.3 命令
        1. 8.5.3.1 NULL (0000 0000 0000 0000)
        2. 8.5.3.2 RESET (0000 0000 0001 0001)
        3. 8.5.3.3 STANDBY (0000 0000 0010 0010)
        4. 8.5.3.4 WAKEUP (0000 0000 0011 0011)
        5. 8.5.3.5 LOCK (0000 0101 0101 0101)
        6. 8.5.3.6 UNLOCK (0000 0110 0101 0101)
        7. 8.5.3.7 RREG (101a aaaa annn nnnn)
          1. 8.5.3.7.1 读取单个寄存器
          2. 8.5.3.7.2 读取多个寄存器
        8. 8.5.3.8 WREG (011a aaaa annn nnnn)
      4. 8.5.4 ADC 输出缓冲器和 FIFO 缓冲器
      5. 8.5.5 第一次或数据收集暂停后收集数据
    6. 8.6 AMC130M03 寄存器
  10. 应用和实现
    1. 9.1 应用信息
      1. 9.1.1 未使用的输入和输出
      2. 9.1.2 抗混叠
      3. 9.1.3 最小接口连接
      4. 9.1.4 多器件配置
      5. 9.1.5 Calibration
      6. 9.1.6 疑难解答
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 电压测量
        2. 9.2.2.2 分流测量
        3. 9.2.2.3 温度测量
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

数据就绪 (DRDY)

DRDY 引脚是低电平有效输出,指示新转换数据何时在转换模式下准备就绪。将 DRDY 引脚连接到主机上的输入以在转换模式下触发定期数据检索。每个 DRDY 下降沿之间的周期是数据速率周期。

DRDY 相对于 AMC130M03 上给定通道采样的时序取决于该通道的相位校准设置和 MODE 寄存器中 DRDY_SEL[1:0] 位的状态。将 DRDY_SEL[1:0] 位设置为 00b 会将 DRDY 配置为在具有最大正相位校准设置或最滞后的通道具有新的转换结果时生效。当这些位为 01b 时,每次任何通道数据准备就绪时,器件都会使 DRDY 生效。最后,将这些位设置为 10b 或 11b 可将器件配置为在具有最负相位校准设置或最重要的通道具有新的转换数据时使 DRDY 生效。更改 DRDY_SEL[1:0] 位对全局斩波模式下的 DRDY 行为没有影响,因为相位校准在全局斩波模式下自动禁用。

启用通道后或提供同步脉冲后的第一次 DRDY 生效时间取决于相位校准设置。如果导致 DRDY 生效的通道的相位校准设置小于零,则第一次 DRDY 生效可以小于通道启用或同步脉冲出现后的一个采样周期。但是,如果相位设置使输出时序过于接近采样周期的开始时间,则 DRDY 会在下一个采样周期生效。

表 8-9 列出了 DRDY 在采样周期内或在下一个采样周期中首次生效的相位校准设置边界。如果配置为控制 DRDY 生效的通道的设置大于表 8-9 中针对每个 OSR 列出的值,则 DRDY 在通道启用或同步脉冲的采样周期内首次生效。如果相位设置值等于或大于表 8-9 中的值,则 DRDY 在随后的采样周期中生效。更多有关同步的信息,请参阅同步 一节。

表 8-9 相位设置首次 DRDY 生效边界
OSR 相位设置边界 PHASEn[9:0] 位设置边界
128 –19 3EDh
256 -83 3ADh
512 –211 32Dh
1024 -467 22Dh
>1024 N/A

MODE 寄存器中的 DRDY_HIZ 位配置 DRDY 引脚在被设置为无效时的状态。默认情况下,该位为 0b,这意味着该引脚使用推挽输出级主动驱动为高电平。当该位为 1b 时,DRDY 的行为类似于开漏数字输出。当 DRDY 未生效时,使用 10kΩ 上拉电阻器将该引脚拉至高电平。

MODE 寄存器中的 DRDY_FMT 位决定了 DRDY 信号的格式。当该位为 0b 时,通过以下方式来指示新数据:DRDY 从高电平变为低电平并保持低电平直到所有转换数据移出器件,或者保持低电平并在下一次 DRDY 转换为低电平之前短暂变为高电平。当 DRDY_FMT 位为 1b 时,新数据由 DRDY 引脚上的短负脉冲指示。如果在 DRDY_FMT 为 1b 时主机在 DRDY 脉冲后没有读取转换数据,由于脉冲的生成方式,器件会在数据就绪时跳过一个转换结果并且不提供另一个 DRDY 脉冲,直到出现下一个实例。更多有关未持续读取数据时 DRDY 行为的信息,请参阅第一次或数据收集暂停后收集数据 一节。