表 6-5 和图 6-5 介绍了器件上电时序。
注: 只要电源轨降至建议运行条件 中定义的最小值以下,就必须先关闭所有电源轨并使电压衰减到 300mV 以下,然后启动新的上电序列。
表 6-5 上电时序 – 电源/信号分配 请参阅:图 6-5
| 波形 |
电源/信号名称 |
| A |
VSYS(1)、VMON_VSYS(2) |
| B |
VDDSHV_MCU(3)、VDDSHV0(3)、VDDSHV1(3)、VDDSHV2(3)、VDDSHV3(3)、VDDSHV4(3)、VDDA_3P3_USB0、VMON_3P3_SOC(4)、VMON_3P3_MCU(4) |
| C |
VDDSHV_MCU(5)、VDDSHV0(5)、VDDSHV1(5)、VDDSHV2(5)、VDDSHV3(5)、VDDSHV4(5)、VDDA_MCU、VDDS_OSC、VDDA_ADC0、VDDA_PLL0、VDDA_PLL1、VDDA_PLL2、VDDA_1P8_SERDES0、VDDA_1P8_USB0、VMON_1P8_SOC(6)、VMON_1P8_MCU(6)、VDDA_TEMP0、VDDA_TEMP1、VDDS_MMC0 |
| D |
VDDA_3P3_SDIO(7)(8)、VDDSHV5(7) |
| E |
VDDS_DDR(9)、VDDS_DDR_C(9) |
| F |
VDD_CORE(10)(12) |
| G |
VDD_CORE(11)(12)、VDDA_0P85_USB0(13)、VDDA_0P85_SERDES0(13)、VDDA_0P85_SERDES0_C(13)、VDD_MMC0(13)、VDDA_DLL_MMC0(13)、VDDR_CORE(12)(13) |
| H |
VPP(14) |
| I |
MCU_PORz |
| J |
MCU_OSC0_XI、MCU_OSC0_XO |
(1) VSYS 表示为整个系统供电的电源的名称。该电源应是一个预调节电源,为电源管理器件提供电源,而电源管理器件为所有其他电源提供电源。
(2) VMON_VSYS 输入用于通过外部电阻分压器电路监测 VSYS。有关更多信息,请参阅
节 8.2.4系统电源监测设计指南。
(3) VDDSHV_MCU 和 VDDSHVx [x=0-4] 是双电压 IO 电源,可根据应用要求在 1.8V 或 3.3V 电压下运行。当 VDDSHV_MCU 或 VDDSHVx [x=0-4] IO 电源中的任何一个在 3.3V 下运行时,它们应在该波形定义的 3.3V 斜坡周期内使用其他 3.3V 电源进行斜升。
(4) VMON_3P3_MCU 和 VMON_3P3_SOC 输入用于监测电源电压,并应连接到相应的 3.3V 电源。
(5) VDDSHV_MCU 和 VDDSHVx [x=0-4] 是双电压 IO 电源,可根据应用要求在 1.8V 或 3.3V 电压下运行。当 VDDSHV_MCU 或 VDDSHVx [x=0-4] IO 电源中的任何一个在 1.8V 下运行时,它们应在该波形定义的 1.8V 斜坡周期内使用其他 1.8V 电源进行斜升。
(6) VMON_1P8_MCU 和 VMON_1P8_SOC 输入用于监测电源电压,并应连接到相应的 1.8V 电源。
(7) VDDA_3P3_SDIO 旨在支持独立上电或掉电,不依赖其他电源轨。VDDSHV5 为双电压 IO 电源,旨在支持加电、断电或不依赖于其他电源轨的动态电压变化。这是支持 UHS-I SD 卡所必需的功能。
(8) VDDA_3P3_SDIO 是内部 SDIO_LDO 的 3.3V 电源轨。该电源轨的供电必须与连接至 MMC1 的 UHS-I SD 卡的供电来自同一 3.3V 电源。这样,当 SD 卡电源关闭以复位 SD 卡时,MMC1 的 IO 引脚与 SD 卡的 IO 引脚可实现同步上电与掉电。在此应用场景下,SDIO_LDO 的输出 (CAP_VDDSHV_MMC1) 用于为 VDDSHV5 IO 电源轨供电,该电源轨将随 VDDA_3P3_SDIO 电源轨同步升压与降压。
(9) VDDS_DDR 和 VDDS_DDR_C 应由同一电源供电,以便它们一起斜升。
(10) VDD_CORE 可在 0.75V 或 0.85V 下运行。当 VDD_CORE 在 0.75V 下运行时,它应在用于为 VDDA_0P85_USB0、VDDA_0P85_SERDES0、VDDA_0P85_SERDES0_C、VDD_MMC0、VDDA_DLL_MMC0 和 VDDR_CORE 供电的 0.85V 电源之前斜升。
(11) VDD_CORE 可在 0.75V 或 0.85V 下运行。当 VDD_CORE 在 0.85V 下运行时,它应连接到用于为 VDDA_0P85_USB0、VDDA_0P85_SERDES0、VDDA_0P85_SERDES0_C、VDD_MMC0、VDDA_DLL_MMC0 和 VDDR_CORE 供电的同一 0.85V 电源。
(12) 在上电或断电期间,施加到 VDDR_CORE 的电势绝不能大于施加到 VDD_CORE 的电势 + 0.18V。当 VDD_CORE 工作电压为 0.75V 时,这要求 VDD_CORE 在 VDDR_CORE 之前斜升并在 VDDR_CORE 之后斜降。除了为 VDD_CORE 定义的斜坡要求之外,VDD_CORE 没有任何斜坡要求。VDD_CORE 和 VDDR_CORE 应由同一电源供电,因此当 VDD_CORE 以 0.85V 电压运行时,这些电压会一起升降。
(13) VDDA_0P85_USB0、VDDA_0P85_SERDES0、VDDA_0P85_SERDES0_C、VDD_MMC0、VDDA_DLL_MMC0 和 VDDR_CORE 预计由同一 0.85V 电源供电。
(14) VPP 是 1.8V 电子保险丝编程电源,在上电/断电序列期间以及正常器件运行期间,应保持悬空(高阻态)或接地。该电源应仅在对电子保险丝进行编程时提供。